可编程系统

作品数:315被引量:444H指数:9
导出分析报告
相关领域:自动化与计算机技术电子电信更多>>
相关作者:何宾阎保定陶耀东张春生彭澄廉更多>>
相关机构:中国科学院电子科技大学东南大学西北工业大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划湖北省教育厅科学技术研究项目湖北省自然科学基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=电子技术应用x
条 记 录,以下是1-5
视图:
排序:
基于异构多核可编程系统的大点FFT卷积设计与实现被引量:15
《电子技术应用》2017年第3期16-20,共5页张多利 沈休垒 宋宇鲲 杜高明 
国家自然科学基金(61106020)
如今FFT卷积广泛应用于数字信号处理,并且过去几年证实了异构多核可编程系统(HMPS)的发展。另外,HMPS已经成为DSP领域的主流趋势。因此,研究基于HMPS大点FFT卷积的高效地实现显得非常重要。基于重叠相加FFT卷积方法,设计一款针对输入数...
关键词:FFT卷积 重叠相加 算法映射 任务并行度 异构多核 
基于双核NiosⅡ系统的数字预失真器设计被引量:3
《电子技术应用》2012年第6期10-12,共3页曾德军 石栋元 李金政 夏威 何子述 
国家自然科学基金(61101173);中央高校基本科研业务费专项资金资助(ZYGX2010J020);粤港关键领域重点突破项目(2009205133);四川省科技支撑计划(2010GZ0149;2009GZ0149)
设计了一种基于双核Nios Ⅱ系统的数字预失真器(DPD)。在FPGA中构建多查找表结构,实现了基于记忆多项式模型的DPD;采用双核处理器完成并行RLS算法处理,保证了DPD模型参数提取过程的执行效率。实验结果证明,该系统能够对功放的非线性进...
关键词:FPGA数字预失真器(DPD) 功率放大器(PA) 片上可编程系统(SoPC) 双核NiosⅡ并 行递归最小二乘(RLS)算法 
赛灵思面向未来十年的“All Programmable”设计套件Vivado震撼登场被引量:1
《电子技术应用》2012年第5期9-9,共1页
日前,全球可编程平台领导厂商赛灵思公司(Xilinx,Inc.(NASDAQ:XLNX))全球公开发布以IP及系统为中心的新一代颠覆性设计环境Vivado设计套件.致力于在未来十年加速“All Programmable”器件的设计生产力。Vi.vado不仅能加速可...
关键词:设计环境 套件 可编程系统 设计速度 赛灵思公司 可编程逻辑 编程平台 颠覆性 
基于SoPC的神经网络速度控制器的实现
《电子技术应用》2008年第11期27-29,33,共4页李利歌 阎保定 孙立功 
一种基于 SoPC 的神经网络速度控制器的设计方案。速度控制器采用神经网络参数辨识自适应控制,以现场可编程门阵列(FPGA)为硬件平台,用 Nios Ⅱ软核处理器作为上位机,实现一个完整的速度控制器的片上可编程系统(SoPC)。实验结果表明,该...
关键词:神经网络 速度控制 片上可编程系统 
SoPC构架中散列查找用户自定义逻辑设计与实现
《电子技术应用》2006年第1期70-72,73,共4页罗毅辉 熊曙初 李仁发 
针对嵌入式应用系统软件运行速度较低、难以实现快速查找的特点,在Altera公司提供的SoPC片上系统设计方案中,采用用户自定义逻辑实现散列查找。结果表明这种基于FPGA的硬件实现散列查找的方法比软件实现具有更好的性能。
关键词:散列表 可编程门阵列 片上可编程系统 用户自定义逻辑 
检索报告 对象比较 聚类工具 使用帮助 返回顶部