高速串行传输

作品数:48被引量:189H指数:8
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:龚坚徐智勇经继松乔庐峰余达更多>>
相关机构:国防科学技术大学中国科学院中国科学院长春光学精密机械与物理研究所电子科技大学更多>>
相关期刊:《集成电路应用》《遥感技术与应用》《光电子.激光》《计算机光盘软件与应用》更多>>
相关基金:国家自然科学基金国家高技术研究发展计划湖南省自然科学基金中山市科技计划项目更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于Duobinary信号调制的高速串行发射机建模与仿真
《微电子学与计算机》2024年第9期90-97,共8页蒯睿潇 庞征斌 吕方旭 黄恒 张庚 王文晨 李萌 赖明澈 
国家重点研发计划(2022YFB2803101)。
随着大数据产业急速发展,高速串行收发(SerDes)系统的数据传输速率不断提高,但高速信号传输时受到的高频衰减带来了更强的符号间干扰(ISI),这极大降低了信号质量,阻碍了传输速率的进一步提高。要抑制传输过程中的符号间干扰信号损耗,除...
关键词:双二进制编码 高速串行传输 发射机 符号间干扰 
基于JESD204B接口的波形产生FPGA设计
《电子技术应用》2024年第7期103-106,共4页付然 孙晨阳 刘芳 杜思航 马瑞山 
提出了一种基于JESD204B接口的波形产生的FPGA设计方案,该设计主要由FPGA、DAC、DDR3以及网口芯片组成,实现产生双通道、频率范围为2 GHz~3.5 GHz的中频信号。FPGA与DAC由高速串行接口JESD204B进行连接,实现双通道的波形产生、数字上变...
关键词:JESD204B 高速串行传输 UDP协议 RGMII接口 
星载CCD图像数据高速可靠性传输接口设计
《电子测量技术》2024年第7期34-41,共8页陈云坤 赵欣 邱晓晗 林方 毋路遥 
国家重点研发计划项目(2022YFB3904805)资助。
随着高分辨率卫星载荷CCD相机的分辨率越来越高,其获取的图像数据量急剧增加,如何将载荷数据高速可靠地传输至后端设备处理是必须解决的问题。本文在高速串行接口芯片TLK2711和同源时钟的基础上进行研究,针对星载TLK2711在高速数传链路...
关键词:高速串行传输 TLK2711 CRC校验 低误码率 
基于CoaXPress接口的高速串行传输系统设计
《电子测量技术》2024年第4期66-72,共7页张梓浩 范瑞凝 赵光权 李思见 古键光 
CoaXPress是一种新型高速数字图像传输接口标准,适用于各种高速和高带宽图像传输应用。本文设计实现了一种基于CoaXPress接口的高速串行传输系统。针对多路高速串行数据传输、调度、缓存和同步难题,硬件上每个模块设计4路CoaXPress接口...
关键词:CoaXPress接口 高速串行传输 FPGA FDMA 
基于三路同源时钟的TLK2711高速数传接口设计被引量:2
《电子测量技术》2023年第11期173-178,共6页温超然 聂婷 王晓峰 农深恺 黄良 
国家自然科学基金(62105328)项目资助。
随着卫星载荷相机的分辨率不断提升,其获取的图像数据量也迅速增加,如何将载荷数据高速且可靠地传输至后端设备处理是当前所需要解决的问题。本文在高速SERDES接口芯片TLK2711和三路同源时钟的工作原理上进行研究应用,针对星载TLK2711...
关键词:高速串行传输 高速数传接口 TLK2711 三路同源时钟 最佳相位检测 RS编码 
基于FPGA实现JESD204B高速接口设计被引量:1
《无线互联科技》2018年第23期19-21,共3页曹鹏飞 
天津市科技计划项目-天津市科学普及项目;项目编号:18JCTPJC51200;天津中德应用技术大学科技培育一般项目;项目编号:zdkt2017-012
JESD204B接口是高速ADC和DAC芯片采用的数据通信接口之一,具有传输速率高,抗干扰能力强,芯片间同步方便等优点。目前国内JESD204B接口应用多由国外集成芯片提供,缺乏自主性和灵活性。为了加强JESD204B接口自主设计,文章阐述了基于FPGA ...
关键词:JESD204B FPGA 高速串行传输 数据采集 
基于FPGA的串行64B/66B编解码IP核设计与研究
《科技风》2018年第25期5-6,共2页庞志锋 刘毅夫 安国臣 王晓君 
串行传输技术具有速度快,成本低的特点,被广泛应用于高速通信领域。在高速串行系统中,FPGA器件结合了可编程性和高速I/O的优点,实现了高速,稳定的数字通信。本文基于FPGA开发环境,在vivado开发平台上使用VHDL语言编程设计了64B/66B编解...
关键词:高速串行传输 VHDL 64B/66B编解码 IP核 
JESD204B协议的高速串行转换器接口被引量:12
《西安电子科技大学学报》2017年第4期69-74,共6页田瑞 刘马良 
国家自然科学基金资助项目(61504103;61574103;61574105)
为减少引脚数,降低封装成本和尺寸,简化系统设计,电子器件工程联合委员会提出了一种高速串行接口协议JESD204B.文中呈现了该接口收发机控制器的具体实现方案,并且基于Xilinx的现场可编程门阵列中的高速串行收发器GTH,在6.25Gbit/s的数...
关键词:JESD204B实现 高速串行传输 现场可编程门阵列 转换器 数据采集系统设计 
高速串行误码测试仪设计与实现被引量:1
《电子质量》2017年第7期19-21,25,共4页逄锦昊 刘宇 
针对高速串行传输系统测试误码率的需求,设计实现了一种串行误码测试仪。采用了FPGA并行序列图形发生,高速串并/并串转换电路和模块化程序的设计思路,具有测试速率快、速率连续可变和测试图形种类多的特点。测试结果表明:该系统测试速率...
关键词:高速串行传输 误码率 现场可编程门阵列 误码测试 伪随机二进制序列 
多通道光纤高速串行传输系统的设计与实现被引量:5
《仪表技术与传感器》2017年第1期61-64,69,共5页杨凯祥 陈鸿 陈一波 
山西省自然科学基金项目(2014011021-5)
针对高精度智能仪器仪表及传感器领域中数据高速传输的要求,设计了基于Aurora协议的光纤高速串行传输系统。利用Virtex-6 FPGA生成Aurora IP核,采用AD9516时钟芯片通过编程实现误差±100 ppm的时钟输出。最后通过SFP(small form-factor ...
关键词:Aurora协议 FPGA AD9516 多通道 光纤 高速传输 
检索报告 对象比较 聚类工具 使用帮助 返回顶部