RS编解码

作品数:21被引量:36H指数:3
导出分析报告
相关领域:电子电信更多>>
相关作者:李凤麟钟洪声梁炜新王群生牟刚更多>>
相关机构:电子科技大学南京邮电大学东南大学西安电子科技大学更多>>
相关期刊:《科技资讯》《江西通信科技》《微电子学》《自动化与仪器仪表》更多>>
相关基金:安徽省自然科学基金国家高技术研究发展计划教育部“新世纪优秀人才支持计划”江苏省自然科学基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
支持BIST的RS编解码器在国产FPGA上的设计与实现
《智能计算机与应用》2025年第1期171-177,共7页闻章 刘绍凯 
RS编码是一类应用广泛的纠错编码,由于有些国产FPGA平台未能提供该IP核的使用以及工程中在不同FPGA平台使用共享模块的需求,本文设计了一种低复杂度、低资源使用的RS编码器和RS解码器,提出了FPGA资源优化的方法,使用工具软件Matlab和Mod...
关键词:RS编码器 RS解码器 内建自测试 PRBS 国产FPGA 
基于PLC的RS编解码器设计与实现被引量:3
《智能计算机与应用》2019年第2期51-53,共3页曾鹏 张志宇 邓建晖 
RS(Reed-Solomon)编码广泛运用于通信和存储系统中,为保证电力线通信中的数据稳定可靠,文章研究了RS(255,239)的算法原理,给出了每一步骤的关键公式,并对编解码进行了功能仿真。仿真结果表明编码器设计正确,解码器最大纠错能力为8。
关键词:RS 编解码 Berlekamp Massey 算法 钱搜索 
高速通信系统中RS编解码的应用被引量:4
《电子测试》2015年第12期57-59,63,共4页白婷婷 
随着社会的不断发展,在信息和数据传输等方面,人们的需求不断增长,因而对于通信系统的要求越来越高。在高速通信系统当中,为了提高系统的传输效率和传输安全,采用了很多相关的技术手段来对系统进行完善。其中,RS编解码是通信系统中一项...
关键词:高速数字通信 纠错 RS编译码 FPGA 
基于FPGA的前向纠错并行光纤传输系统设计与实现被引量:3
《科学技术与工程》2012年第13期3121-3125,3138,共6页韩俊波 李和平 
国家高技术研究发展计划(863计划)(098M170152)资助
针对高速数据传输的需求,提出一种基于前向纠错技术的并行光纤传输系统设计方案,提高高速数据传输的可靠性。系统采用FPGA自带的Rocket IO收发器硬核,结合RS(15,9)编解码,在Aurora协议的支持下实现高速数据传输。实验验证了设计方案的...
关键词:AURORA 光纤传输 前向纠错 RS编解码 
基于三态调制的电力线载波通信的研究
《自动化与仪器仪表》2009年第6期16-19,共4页尹建丰 胡生 柯熙政 
电力线是目前分布最广的有线网络,利用电力线网络进行通信实现自动抄表是电力企业迫切需求,但目前电力线载波通信的现状不能令人满意,针对电力线载波通信的现状,本文提出了一种基于三态脉冲位移相位调制的电力线载波通信的调制解调方式...
关键词:电力线载波 三态脉冲位移相位调制 RS编解码 信号检测算法 实验室模拟测试 
高速率多模式RS编解码系统的设计与实现被引量:2
《国外电子测量技术》2009年第3期73-77,共5页单宝堂 王廷豪 崔玉红 
为了提高国产卫星通信地球站调制解调器信道级联编解码工作数据速率,给出了一种兼容世界卫星通信地球站308/309/310标准(IESS-308/309/310)所有级联编解码技术参数要求的外码设计方法。对加解扰器、RS编解码器、交织解交织器以及同步系...
关键词:级联编解码 加扰 RS编码 交织 同步 FPGA 
一种高效RS编解码器的FPGA实现被引量:2
《电视技术》2008年第12期32-34,45,共4页李晓飞 牟崧友 
提出了一种实现复杂度低、高效率的RS(204,188)编解码器的FPGA实现电路。整个FPGA设计分为RS编码器、Horner准则的伴随式计算、改进的BM算法、Chien搜索求根和Forney算法求差错幅值等5个模块,同时,总体电路采用了pipeline结构,有效提高...
关键词:Reed—Solomon码 现场可编程门阵列 改进BM算法 Chien搜索 Forney算法 
基于FPGA的RS编译码算法
《科技资讯》2008年第35期21-21,共1页李玮 赵惊 
RS码由于其优良的纠错能力而得到广泛的应用。本文介绍了RS码的编解码算法,并利用FPGA仿真软件检验所设计的RS(31,19)的编解码算法是否正确,给出仿真结果。
关键词:纠错 RS编解码 FPGA 
面积优化RS编解码器的VLSI设计
《微电子学》2008年第6期878-881,共4页尧勇仕 顾晓峰 于宗光 
科技部科技型中小企业技术创新基金(07C26223201317);教育部新世纪优秀人才支持计划(NCET-06-0484);江苏省自然科学基金资助项目(BK2007026)
介绍了一种适用于数字电视广播视频(DVB)系统的面积优化RS(204,188)编解码器的VLSI设计。设计中,充分考虑DVB系统的特性,采用软硬件协调和优化的三级流水线结构,运用改进的Berlekamp-Massey迭代算法来实现,有效地缩小了RS编解码器的面积...
关键词:数字电视广播 面积优化 RS编解码器 BM迭代算法 
基于FPGA的高速RS编解码器设计与实现被引量:3
《信息技术》2008年第6期48-50,共3页顾艳丽 周洪敏 
详细介绍了RS(255,191)编解码器的设计,按照自上而下的设计流程给出了算法的FPGA实现。根据编解码器的不同特点,采用不同方法实现GF(28)乘法器。编码器采用并行结构、解码器采用并行无逆的BM算法实现关键模块,求逆器采用查表方法。采用...
关键词:数字视频广播(DVB) RS编解码 现场可编程逻辑阵列(FPGA) BM算法 
检索报告 对象比较 聚类工具 使用帮助 返回顶部