变字长解码

作品数:6被引量:10H指数:2
导出分析报告
相关领域:电子电信更多>>
相关作者:黄晁戴春泉尤薇李晓燕郑学仁更多>>
相关机构:中国科学院浙江大学复旦大学东南大学更多>>
相关期刊:《微电子学》《计算机工程》《电子技术应用》《华南理工大学学报(自然科学版)》更多>>
相关基金:国家自然科学基金国家高技术研究发展计划更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-6
视图:
排序:
基于AVS的变字长解码器的设计及其FPGA验证
《电子技术应用》2009年第1期53-56,62,共5页李晓燕 张卫宁 袁鲲 赵建全 
提出了一个完整的AVS变字长解码器的硬件架构,在设计中采用加入FIFO的方法构成流水结构,并尽量减少变字长解码器中各子模块的运行节拍,大大提高了系统的运行速度。本设计已经通了FPGA验证。该变字长解码器不仅可以成为其他AVS解码器的...
关键词:AVS 变字长解码器 FPGA 
适用于H.264视频解码器的VLD设计被引量:4
《计算机工程》2005年第13期162-164,共3页戴春泉 李锦涛 黄晁 
国家"863"计划基金资助项目(2001AA110342)
设计了一种适合于H.264的变字长解码器,根据码流特点进行模块划分,减少硬件开销;采用并行结构解NAL包,解码效率高;采用了桶形移位器,进行并行解码,每个时钟解一个码字。采用Verilog语言进行设计、仿真,并通过了FPGA验证,可以在FPGA上实...
关键词:专用集成电路 视频解码 变字长解码 H.264 
应用于AVS视频解码器的VLD设计被引量:2
《微机发展》2005年第9期122-124,共3页赵阳生 黄晁 刘明业 
设计了一种可应用于国家标准AVS(Audio Video Coding Standard)的变字长解码器,根据码流特点进行硬件模块划分;采用桶形移位器并行解码,每个时钟解一个码字,采用Verilog语言进行设计、模拟,通过了FPGA验证。用0.18μmCMOS工艺库综合,电...
关键词:视频解码 变字长解码 AVS 
MPEG-2视频解码的可变字长解码器的设计
《华南理工大学学报(自然科学版)》2001年第12期89-92,共4页李志俊 蔡敏 郑学仁 
设计了一种适用于MPEG_2视频解码的可变字长解码器 (VLD) ,根据数据流的特点进行了模块划分 ,减少硬件开销 ;根据MPEG_2变字长码表的特点 ,采用码字分割 ,减少码字的存储空间 ;采用并行移位器 ,使每个周期能处理一个码字 .采用VERILOG...
关键词:专用集成电路 视频解码 变字长解码器 MPEG-2 码字分割 图像处理 设计 
VSP中的变字长解码器设计研究被引量:3
《浙江大学学报(工学版)》2001年第6期583-587,共5页毛讯 姚庆栋 虞露 
国家自然科学基金资助项目 (6 9972 0 43)
提出了视频信号处理器中的变长解码器核设计 .采用基于 PLA的并行算法 ,在 PL A中存储了以编码码字为输入 ,码值和码长为输出的各个变长码真值表 .用从 PL A中查出的码长来控制桶形移位器的位移 ,实现每个周期解出一个码字 . VLD采用了...
关键词:MPEG-2 变字长解码 视频解码 
适用于MPEG2视频解码的VLD设计被引量:2
《微电子学》1999年第6期428-431,共4页杜晓刚 秦东 何寅 叶波 
提出了一种新的适用于MPEG2 视频解码的变字长解码(VLD)结构,根据MPEG2 变字长码表的特点,通过合理的码字分割解决码字的存储问题,采用桶式移位器,使得每个时钟能处理一个码字。由于比特流中最长的码长为24 比特,故采用32 位的内部总线...
关键词:视频解码 变字长解码 MPEG2 图像编码 
检索报告 对象比较 聚类工具 使用帮助 返回顶部