陕西省教育厅科研计划项目(2010JK817)

作品数:6被引量:7H指数:1
导出分析报告
相关作者:邓军勇蒋林曾泽沧徐静萍更多>>
相关机构:西安邮电大学西安邮电学院更多>>
相关期刊:《半导体技术》《微电子学与计算机》《现代电子技术》《电子设计工程》更多>>
相关主题:半速率收发器CMOS电路双环数字滤波器更多>>
相关领域:电子电信更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-6
视图:
排序:
高速CMOS时钟数据恢复电路的设计与仿真被引量:4
《微电子学与计算机》2014年第11期56-63,68,共9页邓军勇 蒋林 曾泽沧 
国家自然科学基金重点项目(61136002);国家自然科学基金面上项目(61272120);陕西省教育厅专项科研计划项目(2010JK817)
针对2.5Gb/s高速收发器采用SMIC 0.18μm CMOS工艺,设计了双环半速率时钟数据恢复电路,其中锁相环环路为时钟数据恢复电路提供16相1.25GHz、等相位间隔的参考时钟,CDR环路包括采用电流模式逻辑的前端1:2解复用电路、基于相位插值与选择...
关键词:时钟数据恢复 双环半速率结构 相位插值 数字滤波器 
高速收发器中解复用电路的设计被引量:1
《微型机与应用》2014年第11期60-64,共5页邓军勇 蒋林 曾泽沧 
国家自然科学基金重点项目(61136002);国家自然科学基金面上项目(61272120);陕西省教育厅专项科研计划项目(2010JK817)
采用SMIC 0.18μm CMOS工艺,设计了高速收发器中双模1:8/1:10解复用电路。解复用电路采用半速率结构,基于电流模式逻辑完成对2.5 Gb/s差分数据1:2解复用电路;基于交替反相的锁存器和反馈逻辑完成双模4/5时钟分频和占空比调节;通过适当...
关键词:半速率时钟结构 解复用 CMOS 电流模式逻辑 锁存器 
2.5Gbps收发器中1:2解复用电路的设计被引量:1
《电子设计工程》2014年第9期101-103,共3页邓军勇 蒋林 曾泽沧 
国家自然科学基金项目(61272120);陕西省教育厅专项科研计划项目(2010JK817)
在2.5 Gbps高速串行收发系统接收端中1到2解复用电路位对于降低内核工作速度,减轻设计压力,提高电路稳定性起着关键作用。本文描述了基于电流模式逻辑的解复用电路工作原理,按照全定制设计流程采用SMIC0.18um混合信号工艺完成了高速差...
关键词:解复用电路 电流模式逻辑 混合仿真 半速率结构 
一种全数字半速率鉴相器的设计
《现代电子技术》2014年第9期145-147,153,共4页邓军勇 
国家自然科学基金(61136002;61272120);陕西省教育厅专项科研计划(2010JK817)
鉴相器是高速时钟数据恢复环路的关键电路,其性能的优劣直接影响了整个系统的工作。通过系统分析,提出了一种全数字半速率鉴相器设计方案,按照全定制设计流程采用SMIC 0.18μm CMOS混合信号工艺完成了电路的设计、仿真。结果表明该电路...
关键词:CMOS电路 鉴相器 半速率结构 混合信号 
2.5 Gbps收发器中相位锁定检测电路的设计与仿真被引量:1
《电子设计工程》2014年第7期124-127,共4页邓军勇 蒋林 曾泽沧 
国家自然科学基金项目(61272120;61201044);陕西省教育厅专项科研计划项目(2010JK817)
相位锁定检测电路是锁相环环路的关键电路,其性能的优劣直接影响了整个系统的工作。本文描述了相位锁定检测电路的工作原理,根据项目实际提出一种相位锁定检测方案,按照全定制设计流程采用SMIC0.18μm CMOS混合信号工艺完成了电路的设...
关键词:相位锁定检测 CMOS电路 锁相环 收发器 
一种用于白光LED驱动的电荷泵的设计
《半导体技术》2011年第10期795-799,共5页徐静萍 
陕西省教育厅专项科学研究项目(2010JK817);西安邮电学院中青年基金资助项目(ZL2009-14)
提出了一种可用于白光LED驱动芯片的电路设计,主要从低噪声、高效率两方面进行设计。采用线性模式控制方法,最大限度减小电荷泵电源电流纹波,从而降低噪声,同时应用多增益工作模式提高不同输入电源电压下的效率。详细讨论了其中带隙电...
关键词:白光LED 电荷泵 低噪声 高效率 互补型金属氧化物半导体 
检索报告 对象比较 聚类工具 使用帮助 返回顶部