数控振荡器

作品数:203被引量:365H指数:8
导出分析报告
相关领域:电子电信更多>>
相关作者:唐路唐旭升张有明时龙兴陈鑫更多>>
相关机构:东南大学清华大学电子科技大学西安电子科技大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家科技重大专项国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 学科=电子电信—信息与通信工程x
条 记 录,以下是1-10
视图:
排序:
船载S波段测波雷达多带宽数字下变频设计被引量:2
《电子测量技术》2021年第10期17-23,共7页吴思奇 赵晨 陈泽宗 
国家重点研发计划项目(2016YFC1400504);国家自然科学基金面上项目(61871296)资助。
面对不同海况,船载S波段测波雷达数字接收机需要支持6种不同的基带采样速率和带宽。为了满足雷达各模块多功能一体化以及雷达系统对多速率多带宽的需求,提出了一种基于FPGA的多带宽数字下变频(DDC)方案,可根据接收机工作参数,动态加载...
关键词:数字下变频 分布式算法 时分复用 多速率多带宽 数控振荡器 
数字同步技术的FPGA实现被引量:1
《电子世界》2020年第15期199-201,共3页蔡长城 
数字同步技术是数字信号处理的重点和难点技术,基于FPGA的数字锁相环技术是实现数字同步和解调的关键技术。本文立足于工程实现,在现有的FPGA平台上,实现了数字同步技术。首先分析了载波同步技术的工程实现难点,详细介绍了鉴相器、环路...
关键词:数字信号处理 数控振荡器 环路滤波器 载波同步 鉴相器 FPGA平台 数字同步 解调 
一种近阈值电源电压数控振荡器被引量:1
《数字通信世界》2019年第12期73-75,共3页武建平 徐浩 
提出了一款工作在近阈值电源电压环境下的数控振荡器,采用了桥接电容技术调制电容,提高频率分辨率,提出了电流复用结构,将NMOS和PMOS叠加成交叉耦合对,使同一电流从近阈值电源流入晶体管,电流重复利用,在低电压和较低电流条件下,大大降...
关键词:数控振荡器 电容调制 低功耗 
全数字锁相环中数控振荡器增益估计算法研究被引量:1
《赤峰学院学报(自然科学版)》2019年第10期52-56,共5页李菁 俞菲 
本文提出了一种针对频率综合的全数字锁相环数控振荡器增益的自适应估计算法.该算法可以在短时间内精确估计和跟踪全数字锁相环中数控振荡器的增益值.仿真结果表明,该算法可显著的提高全数字锁相环的相位噪声性能.
关键词:全数字锁相环 数控振荡器 增益估计 
基于高分辨率TDC的快速全数字锁相环被引量:1
《电视技术》2019年第8期65-69,共5页揭灿 邹家轩 王栋 谢雨蒙 钟梁 吴建东 
国家自然科学基金(61601334)
针对时间数字转换器(Time-to-Digital Converter,TDC)的精度低,全数字锁相环(All Digital Phase-Locked Loop,ADPLL)的锁定时间长问题,设计了一种新型全数字锁相环。本设计中的TDC优化了差分延迟线法结构,提高了量化相位差信号的分辨率...
关键词:全数字锁相环 时间数字转换器 数控振荡器 差分延迟线法 抽头延迟线法 
一种高性能的全数字锁相环设计方案被引量:5
《西安电子科技大学学报》2019年第1期112-116,共5页屈八一 程腾 俞东松 李智奇 周渭 李珊珊 刘立东 
国家自然科学基金(11773022;11873039;61701043);中央高校基本科研业务费专项资金(301824171002);长安大学大学生创新创业训练计划(201810710050)
针对实现参考频率和输出的频率近似相等或者近似成整数倍关系时遇到的锁相环设计方案复杂以及高性能的模拟锁相环不适宜于集成化问题,设计了主要由模数转换器、全数字式鉴相器、数字式低通滤波器和数控振荡器等构成的全数字式锁相环。...
关键词:数字锁相环 边沿效应 全数字式鉴相器 数控振荡器 
基于伪码锁相技术的高精度测距修正方法
《航天器工程》2019年第1期90-97,共8页沈小虎 吴伟 王翠莲 
双向单程体制星间通信测距接收机中,基带负责通信测量的现场可编程门阵列(FPGA)工作时钟通常与外部时频单元送给接收机的10.23MHz时钟是异步关系,这样会导致FPGA内部产生的测距时刻与10.23MHz产生的测距时刻(即秒脉冲上升沿时刻)不完全...
关键词:双向单程 伪码锁相 延迟锁定环 数控振荡器 
4GS/s-12bit ADC内置数字下变频器(DDC)的ASIC实现被引量:3
《微电子学与计算机》2019年第1期85-89,共5页薛金鑫 马崇鹤 周磊 吴旦昱 武锦 
"新一代宽带无线移动通信网"国家科技重大专项(2016ZX03001002)
本文提出了一种适合ASIC实现的可编程的数字下变频器(DDC)设计方法,该DDC嵌入于4GS/s-12bit ADC中,能够处理频率为4GHz的输入信号,并提供抽取因子分别为4、8、16、32的降采样功能.设计的DDC由一个基于CORDIC算法实现的数控振荡器(NCO)...
关键词:数字下变频器 数控振荡器 40nm ASIC 
基于CORDIC算法的时域交织结构NCO设计被引量:2
《电子设计工程》2019年第2期6-10,15,共6页薛金鑫 马崇鹤 周磊 吴旦昱 武锦 
国家科技重大专项(2016ZX03001002)
论文对比了基于ROM查找表法和CORDIC算法实现数控振荡器(NCO)的芯片面积和速度,基于改进CORDIC算法,提出了一种时域交织结构的NCO设计,该结构可以在相同系统工作频率的前提下,大幅度提高输出信号的采样率和带宽。在Xilinx的FPGA平台完...
关键词:数控振荡器 CORDIC 时域交织 FPGA ASIC 
基于FPGA的超宽带波形设计及应用被引量:3
《现代雷达》2018年第4期73-76,共4页蒋润良 
文中介绍了一种基于高速现场可编程门阵列(FPGA)加上高速数字模拟转化器(DAC)的超宽带任意波形产生的方法,详细阐述了数字上变频技术(DUC)、并行数控振荡器(NCO)和多相有限长单位脉冲响应(FIR)滤波器的原理,提出了基于多相...
关键词:多相滤波器 并行数控振荡器 数字上变频 任意波形 
检索报告 对象比较 聚类工具 使用帮助 返回顶部