UART

作品数:681被引量:1278H指数:15
导出分析报告
相关领域:自动化与计算机技术更多>>
相关作者:乔东海范多旺吴武臣徐晓苏马维华更多>>
相关机构:电子科技大学西安电子科技大学南京航空航天大学中国科学院更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国防科技重点实验室基金国家重点基础研究发展计划更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=现代电子技术x
条 记 录,以下是1-10
视图:
排序:
UART波特率检测电路的FPGA设计算法与实现被引量:4
《现代电子技术》2022年第20期41-44,共4页吴朝晖 曲立国 
2020省级质量工程项目(2020szsfkc0420)。
为了检测异步串行通信线上传输信号所采用的时钟波特率,文中提出一种基于检测信号波形特征参数的方法,用于分析计算可能的时钟波特率。相比传统检测法,文中方法对每种信号都能进行检测,不需要发送特定的信号,波特率计算准确,虽然占用的...
关键词:波特率检测电路 波形特征检测 UART FPGA 特征参数 仿真测试 
基于ARM Cortex-M0+ KL系列MCU的汇编构件设计被引量:3
《现代电子技术》2018年第1期38-42,共5页蔡伯峰 王宜怀 
国家自然科学基金项目(61070169);江苏省高等职业院校国内高级访问学者计划资助项目(2015FX078)~~
汇编编程的复杂性及有关32位ARM Cortex-M0+等内核汇编开发资料和样例程序的短缺,使编程者学习、研究和开发微处理器汇编程序难度很大。针对这一现状,在对ARM Cortex-M0+内部寄存器、汇编指令系统等进行深入分析的基础上,以NXP半导体公...
关键词:ARM Cortex-M0+ 汇编构件设计 KL系列MCU 底层驱动构件 汇编工程框架 UART 
基于LPC2136单片机的光电编码仿真接口设计被引量:3
《现代电子技术》2015年第10期42-44,共3页郑均辉 甘泉 
河南省科技攻关基金资助项目(132002210443)
在低速状态下经LPC2136普通单片机利用UART通信技术,通过对光电编码器的正交信号分析,来模拟正交编码器的硬件设计与软件设计,实现对电机转向及精确定位的数字化显示,为编码器应用在低速的自动智能控制领域提供了一个很好的解决方案。...
关键词:光电编码 LPC2136 接口设计 UART通信技术 
基于双缓冲器的UART无线模块设计被引量:1
《现代电子技术》2015年第5期5-8,共4页邬芝权 靳桅 
教育部春晖计划科研合作项目(22014044)
在无线通信环境下,基于UART接口的无线模块可以释放CPU软硬件资源、使用方便、用途广泛。通过介绍一种廉价的无线模块设计方案,根据n RF24L01封装无线数据包和UART接口速度慢的特点,设计了对UART数据的发送和接收双缓冲器,开发软硬件,...
关键词:UART NRF24L01 缓冲器 无线模块 
一种UART&SPI接口验证工具的设计与实现被引量:1
《现代电子技术》2013年第24期94-98,共5页李欣伟 
随着WLAN(无线局域网)的普及,各种接口的WLAN网卡层出不穷,像UART,SPI,USB等。为了验证接口的功能、性能和兼容性是否符合需求,在此提出了一种支持UART&SPI接口的验证工具。传统的接口验证采用手动验证的方法,即手动修改UART接口的波特...
关键词:UART SPI 接口验证 自动化 
基于FPGA实现异步串行通信被引量:10
《现代电子技术》2013年第13期71-73,共3页田乐 张勇 
为了适应全数字化自动控制更加广泛的应用,采用现场可编程门阵列(FPGA)对异步串行通信控制器(UART)进行多模块的系统设计的方法,使串口通信的集成度更高。对UART系统结构进行了模块化分解,可分为三个模块:FPGA波特率发生器控制模块、FPG...
关键词:FPGA UART 多模块 VERILOG XILINX ISE 
多路UART总线与CAN总线通讯系统设计被引量:3
《现代电子技术》2012年第14期62-64,共3页张磊 汪健 赵忠惠 王少轩 陈亚宁 
主要利用TI公司的多路异步收发器TL16C554和PHILIPS公司的SJA1000设计一个多路总线协议转换通讯系统。为了实现4路UART总线与CAN总线之间的相互转换过程,采用微控制器AT89S51来控制通讯数据转换,通过硬件电路实验和软件调试算法,得到了...
关键词:UART CAN 总线协议 协议转换 
导航计算机系统中CPLD配置软件串口更新研究被引量:2
《现代电子技术》2011年第24期56-59,共4页张兆亮 赵伟 赵大建 刘建业 
针对嵌入式导航计算机系统中CPLD器件软件更新需求,提出了通过串行方式基于DSP的CPLD软件更新方案,通过DSP的I/O口模拟CPLD的JTAG时序逻辑,将由串口接收到的CPLD配置信息文件,移入到其内部逻辑中,从而实现软件更新。分析研究了实现该方...
关键词:JTAG CPLD DSP UART 导航计算机 
FPGA实现UART和MCU一体化设计被引量:2
《现代电子技术》2011年第2期22-25,28,共5页苏航 张宁 
现代数字电子系统设计正在朝着新的方向发展,即利用FPGA技术进行系统设计。介绍了一种利用FPGA来实现通用串行异步收发器(UART)和控制通信的MCU的数字系统,底层设计模块采用VHDL硬件描述语言实现,并进行了仿真验证。该设计方法和理念为...
关键词:计算机系统 FPGA VHDL UART MCU 有限状态机 
脑电信号无线采集系统设计被引量:7
《现代电子技术》2010年第18期21-24,共4页谢宏 葛棋棋 姚楠 董耀华 
上海市科技创新行动计划项目(09511502500);西部交通建设科技项目(2100318810019)
介绍一种应用于可穿戴式无线脑电信号采集系统设计方案。系统控制器采用16位的MSP430F169单片机,其内部的12位A/D对放大滤波后的脑电信号进行采集,然后通过SPI口将采集到的16通道的脑电信号数据写入到CC2500的寄存器中发射出去,接收端...
关键词:脑电信号 CC2500 UART 系统控制器 
检索报告 对象比较 聚类工具 使用帮助 返回顶部