HDL

作品数:1768被引量:4554H指数:22
导出分析报告
相关领域:医药卫生更多>>
相关作者:刘秉文傅明德郭志刚吴满平徐燕华更多>>
相关机构:四川大学武汉大学南华大学电子科技大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划美国中华医学基金国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=电子器件x
条 记 录,以下是1-10
视图:
排序:
MATLAB高层次综合工具性能探究被引量:1
《电子器件》2022年第3期682-687,共6页陈书祺 占薇 刘益巧 徐龙洁 陈鑫 
大学生创新训练计划项目;模拟集成电路重点实验室基金项目(61428020304);国家自然科学基金项目(61106029,61701228);航空科学基金项目(20180852005)。
随着高层次综合工具的快速发展,越来越多的人直接使用C、C++等高级语言来进行集成电路设计以缩短开发周期。虽然大部分高层次综合设计基于Xilinx Vivado HLS工具实现,但其主要被硬件开发工程师所熟悉,而MATLAB具有运算能力强、语法简单...
关键词:MATLAB 高层次综合 HDL Coder VERILOG 
基于FPGA的线阵型CCD驱动电路设计被引量:4
《电子器件》2017年第1期82-86,共5页程瑶 周娜 王荣秀 
国家自然科学基金项目(51505052;51505053);重庆市科委基础与前沿研究一般项目(cstc2016jcyj A0497);重庆市教委科学技术研究项目(KJ1500935;KJ1500931;KJ1500617)
CCD驱动电路的设计是实现CCD各种设计功能的关键性因素,只有对其驱动信号设计的严格把关,才会进一步保证CCD器件后续工作的开展。分析线阵CCD器件TCD1703C的驱动时序要求,采用QuartusⅡ软件,选用Verilog HDL语言设计了各路驱动时序信号...
关键词:CCD 驱动电路 FPGA QuartusⅡ VERILOG HDL 
基于FPGA的可配置IIC总线接口设计被引量:13
《电子器件》2016年第4期866-873,共8页张素萍 高照阳 张建芬 
针对传统IIC总线接口的FPGA设计可重用性不高的问题,提出了一种基于FPGA的可配置IIC总线接口设计方案。该方案采用同步有限状态机设计方法和硬件描述语言Verilog HDL,对IIC总线的数据传输时序进行模块化设计,采用Signal Tap II对设计模...
关键词:FPGA IIC总线接口 VERILOG HDL 可配置 仿真验证 
一种1553B总线协议编解码器的设计研究被引量:4
《电子器件》2016年第1期46-50,共5页杨勇 王占领 张登福 
国防科技重点实验室基金项目(9140C6001070801)
编解码器是1553B协议芯片中的重要组成部分。为了自主研发1553B总线协议的IP核,满足对1553B协议芯片的广泛需求,设计了基于1553B总线协议的编解码器。对编码器和解码器采用自顶向下和独立设计的方法,充分利用同步时钟方法,提高了可靠性...
关键词:1553B总线 编解码器 FPGA VERILOG HDL 
基于FPGA的交通信号灯控制系统设计被引量:2
《电子器件》2016年第1期229-234,共6页毕润东 高博 
为了使交通信号灯系统针对车流量变化做出有效应对,设计了一种智能交通信号灯控制系统。该系统结合道路传感器反馈的车流信息,采用有限状态机实现了交通信号灯全感应自适应控制方案,得到最优信号灯转化和时间分配。该系统采用FPGA设计,...
关键词:智能控制系统 交通信号灯控制 FSM FPGA VERILOG HDL 
基于Verilog HDL的IIC总线IP核设计被引量:8
《电子器件》2015年第6期1336-1340,共5页朱诚诚 石晶晶 陈斯 张萌 
设计片上系统时往往需要各种数据接口,为了解决片上系统间的数据传输的实际需求,设计了一种更为简捷的IIC总线接口,并利用Verilog HDL语言进行了IIC总线IP核的设计,使得所设计的IIC总线接口具有良好的移植性,实现了不同速率模式下的数...
关键词:专用集成电路 IIC总线IP核设计 仿真及硬件测试 VERILOG HDL 状态机 
基于FPGA的巴布剂质量在线检测系统被引量:1
《电子器件》2012年第5期591-594,共4页刘荣鹏 金杰 苏寒松 
中药新型经皮给药系统关键技术与评价(2009ZX09502-010)
由于目前巴布剂的在线检测尚未形成一定的标准化、工业化,设计了一种基于FPGA的在线检测系统,利用巴布剂合格产品与瑕疵产品外观上的图像特征进行判定识别来检测巴布剂的质量。本设计系统以DE2开发板为平台,QuartusⅡ9.0为开发软件,用Ve...
关键词:巴布剂 在线检测系统 VERILOG HDL DE2 FPGA 
基于DW8051的SPI控制器设计被引量:5
《电子器件》2012年第3期339-343,共5页孙永琦 李晓明 
浙江瑞讯微电子有限公司RFID项目
SPI总线是Motorola公司提出的一个同步串行外设,容许CPU与各种外围接口器件以串行方式进行通信。设计了一款基于DW8051用户外设总线的SPI控制器,该控制器由硬件描述语言Verilog HDL实现,可以通过在DW8051上运行的用户程序控制。该控制...
关键词:SPI控制器 DW8051 VERILOG HDL 
多相抽取滤波器的FPGA实现被引量:8
《电子器件》2012年第3期331-333,共3页谢海霞 孙志雄 
海南省自然科学基金项目(611133);三亚市院地科技合作项目(2010YD33);三亚市院地科技合作项目(2011YD03)
信号的多相分解在多抽样率信号处理中有着重要的作用。介绍了多相分解的基本理论,结合FIR抽取滤波器的多相分解形式,用Verilog HDL语言来实现2倍抽取滤波器的多相结构,QuartusⅡ软件仿真输出波形,并且用MATLAB对仿真结果进行验证并作比...
关键词:抽取滤波器 多相分解 FPGA VERILOG HDL 
基于Xilinx FPGA的SPI Flash控制器设计与验证被引量:26
《电子器件》2012年第2期216-220,共5页关珊珊 周洁敏 
基于Xilinx FPGA的SPI Flash控制器实现了一种在线配置Flash的方法。由于Flash芯片本身功能指令较多,使得对它进行直接操作变得非常困难,而利用FPGA丰富的逻辑资源以及产生精确时序的能力,以FPGA为主设备,SPI Flash为从设备,使FPGA一方...
关键词:可编程逻辑门阵列 串行接口Flash VERILOG HDL Isim仿真 
检索报告 对象比较 聚类工具 使用帮助 返回顶部