IP核设计

作品数:209被引量:394H指数:8
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:杨秀增周祖成刘小俊俞伟贺光辉更多>>
相关机构:西安电子科技大学电子科技大学中国科学院上海大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中央高校基本科研业务费专项资金广西教育厅科研项目更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 主题=接口x
条 记 录,以下是1-10
视图:
排序:
FPGA千兆以太网接口的IP核设计被引量:3
《单片机与嵌入式系统应用》2022年第11期49-53,共5页任勇峰 尚辰阳 
为了提高飞行物器指令信息和状态信息传输的实时性和可靠性,采用以太网来传输数据。而大多数以太网采用的是未集成协议栈和接口转换模块的物理芯片,从而导致数据无法直接进行传输。针对这一问题,将协议栈和接口转接模块利用IP核封装完...
关键词:以太网 FPGA UDP/IP协议 MAC层 IP核 
基于龙芯Local IO接口的UART IP核设计被引量:3
《智能物联技术》2022年第5期1-7,共7页李森 李中 袁强 唐建 
针对龙芯系列CPU自带UART(Universal Asynchronous Receiver Transmitter)接口有限且Xilinx UART IP核与龙芯Local IO接口的不兼容问题,本文设计了一种适配龙芯CPU Local IO接口的UART IP核。该IP核能够直接挂载到Local IO接口上,实现龙...
关键词:龙芯CPU Local IO接口 UART IP FPGA 
基于FPGA多接口的千兆以太网IP核设计被引量:14
《电子信息对抗技术》2020年第2期82-88,共7页李岚 苏敏 程丽彬 段江霞 
具有嵌入式千兆以太网功能的信号处理类产品,存在GMII,RGMII以及SGMII等模式。采用FPGA作为主控系统,设计了可兼容GMII/RGMII/SGMII模式的UDP网络IP核。该IP核采用用户逻辑搭建的方法在FPGA内部实现了千兆以太网通信功能,且未使用FPGA内...
关键词:FPGA 千兆以太网 GMII RGMII SGMII 
基于千兆以太网高速数据记录器传输接口IP核设计被引量:14
《仪表技术与传感器》2019年第10期39-44,共6页甄国涌 王琦 焦新泉 储成群 
国家自然科学基金项目(61771434)
为了提高数据记录器的传输速度,提出采用千兆以太网进行数据通信。基于FPGA的以太网数据传输是目前应用较为广泛的一种传输手段,但大多数支持千兆以太网的物理芯片并未集成传输协议栈以及接口转换模块,导致其无法直接进行数据传输,针对...
关键词:以太网 数据传输 UDP/IP协议 IP核 MAC层 媒体独立接口 
高性能主从模式动态可重构的SPI IP核设计
《电子技术应用》2018年第3期15-18,共4页魏朋博 张存德 黄翔 虞致国 顾晓峰 
江苏省六大人才高峰资助项目(2013-DZXX-027);中央高校基本科研业务费专项资金资助(JUSRP51510;JUSRP51323B);江苏省研究生科研与实践创新计划项目(SJLX16_0500;KYLX16_0776;SJCX17_0510)
为满足系统芯片(SoC)中的串行外设接口(SPI)灵活配置的要求,设计了一种既可作为主机又可作为从机、支持4种数据传输模式、允许7种时钟传输速率的SPI IP核。该SPI IP核通过状态机来控制数据传输模块端口的方向,以此来解决主从模式下数据...
关键词:高性能 主从模式 动态可重构 串行外设接口(SPI) IP核 
基于AXI4-Stream总线的数字视频接口IP核设计被引量:7
《电子科技》2016年第9期161-165,共5页郑建立 漆荣辉 张璐 
上海市科委重点科技攻关基金资助项目(11441902302)
针对数字视频IP核间高速流数据传输,设计并实现了一种基于AXI4-Stream总线的数字视频接口IP核,对外部输入ITU601格式的数字视频信号,将其格式转化为符合AXI4-Stream总线协议的信号,并通过IP核的主端口输出到下一级IP核的从端口。采用Xil...
关键词:AXI4-Stream 数字视频信号 IP核 
基于FPGA的AD控制器自定义IP核设计
《今日电子》2014年第8期55-57,共3页范志荣 史凌艳 黄乡生 
近年来,随着数百万门级的现场可编程门阵列FPGA(Field Programmable Gate Array)芯片、功能复杂的IP核和可重构的嵌入式处理器软核的出现,SOPC(system on a programmable chip)设计已成为一种切实可行的、重要的设计方法。可复用的I...
关键词:INTELLECTUAL 控制器接口 programmable AD 第三方 硬件描述语言 控制器硬件 时序图 ALTERA 控制器软件 
USB设备控制器IP核设计与FPGA验证
《信息技术》2013年第2期1-3,6,共4页余明 袁小龙 杜星格 
中央高校基本科研业务费专项资金资助(2011JBZ002)
主要研究USB设备控制器IP核的实现方法。介绍了USB系统体系结构,划分USB设备控制器模块,着重介绍了高速检测和枚举过程,最后用Verilog硬件描述语言实现了USB设备控制器IP核的设计,并用FPGA进行了验证。验证结果表明,该IP核能实现USB设...
关键词:设备控制器 串行接口引擎 高速检测 控制传输 枚举 
基于FPGA的通用接口总线(GPIB)控制器的IP核设计
《科技创新导报》2011年第13期19-20,共2页许诚昕 
本文采用基于模块化思想对GPIB控制器IP核进行设计,采用VHDL语言编程实现。在EDA平台下进行功能分析并采用ALTERA公司ACEX1K系列芯片实现。结果证明采用此方法设计GPIB控制器能提高设计效率和正确性,降低成本。
关键词:GPIB控制器 IP核 FPGA 
基于FPGA的USB接口IP核设计
《电子科技》2009年第12期34-37,共4页姚成宇 唐宁 汪洋 
重点阐述了USB接口IP核关键模块的设计和验证,用VerilogHDL对USB IP核协议RTL级代码编写,对USB协议的数据流、传输等进行了深入的分析,在Xilinx ISE软件平台上进行了FPGA综合,并在Xilinx FPGA开发板上调试成功。通过在ModelSim6.0上仿真...
关键词:IP 通用串行总线 VERILOGHDL 协议层 SIE 
检索报告 对象比较 聚类工具 使用帮助 返回顶部