李威

作品数:9被引量:20H指数:3
导出分析报告
供职机构:中国科学院计算技术研究所更多>>
发文主题:智能处理器分形规约数据装载芯片更多>>
发文领域:自动化与计算机技术电子电信文化科学理学更多>>
发文期刊:《中国科学院院刊》《微电子学》《高技术通讯》《微电子学与计算机》更多>>
所获基金:国家自然科学基金北京市自然科学基金中国科学院战略性先导科技专项辽宁省博士科研启动基金更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-9
视图:
排序:
深度卷积的软硬件协同优化设计与实现
《高技术通讯》2022年第7期696-707,共12页齐豪 刘少礼 李威 
国家重点研发计划(2020AAA0103802);国家自然科学基金(61732002,61925208,61732007,61906179,U20A20227);中国科学院战略性先导科技专项(XDBS01050200);北京智源人工智能研究院和中国科学院青年创新促进会和科学探索奖资助项目。
近年来,深度学习技术被广泛应用。由于移动设备同时受到算力和功耗的限制,很多轻量级的网络被提出,比如Xception、MobileNet系列等。在这些轻量级网络中,深度卷积的层数占网络中所有卷积层数的31%~50%,故如何优化深度卷积的运算是一个...
关键词:神经网络 深度卷积 加速器 软硬件协同优化 计算效率 
面向机器学习系统的张量中间表示
《中国科学:信息科学》2022年第6期1040-1052,共13页庄毅敏 文渊博 李威 郭崎 
国家自然科学基金(批准号:61925208);北京市自然科学基金(批准号:JQ18013);中国科学院战略性先导科技专项(批准号:XDB32050200);中国科学院稳定支持基础研究领域青年团队计划(批准号:YSBR-029)和中国科学院青年创新促进会资助项目。
随着各类机器学习算法的广泛应用,高能效地定制机器学习系统受到越来越多的关注.定制机器学习系统高效部署的关键在于其编程与编译环境.中间表示是编程与编译环境的核心,用于连接上层编程语言和底层硬件指令.当前的中间表示或是面向上...
关键词:机器学习系统 编程与编译 张量处理 中间表示 编程效率 
Chip Learning:从芯片设计到芯片学习被引量:3
《中国科学院院刊》2022年第1期15-23,共9页陈云霁 杜子东 郭崎 李威 谭懿峻 
国家重点研发计划(2017YFA0700902、2018AAA0103300);国家自然科学基金(61925208、61906179、62002338、62102399);北京市自然科学基金(JQ18013);北京智源人工智能研究院及北京市科技新星计划项目(Z191100001119093);中国科学院稳定支持基础研究领域青年团队计划(YSBR-029);中国科学院青年创新促进会(2019105),“科学探索奖”。
芯片是现代信息社会的关键基础设施,未来人机物三元融合的智能万物互联时代将需要大量不同种类的专用体系结构芯片。然而,芯片设计本身代价很高,具有设计周期长、过程非常复杂、专业门槛高的特点。因此,智能万物互联时代芯片需求多和芯...
关键词:芯片设计 人工智能 芯片学习 设计自动化 
关于科研工作坚持问题导向的思考被引量:2
《中国科学院院刊》2021年第6期698-702,共5页陈云霁 李威 
过去几十年,中国科学院先后经历了任务导向和学科导向的科研体制,在多个领域为我国的科技发展作出了巨大贡献。面向新一轮科技革命和产业变革,党和国家对科研工作提出了新的发展思路,即科研工作中要坚持问题导向。文章针对“问题导向的...
关键词:科研体制 任务导向 学科导向 问题导向 
适用于现场可编程门阵列I/O通道的可编程延时单元结构设计方法研究被引量:3
《微电子学与计算机》2019年第10期1-5,共5页高丽江 杨海钢 韦援丰 李威 
国家自然科学基金(61876172,61704173)
本文对FPGA芯片输入输出通道模块的可编程延时单元设计方法进行了研究,针对可编程延时单元所需的延时调整范围广、延时调整精度高、延时级数多的特性,提出了一种输入输出信号时序可调整的结构设计方法,以满足总线信号边沿对齐或电路建...
关键词:现场可编程门阵列 细调延时单元 粗调延时单元 输入输出通道 
具有高资源利用率特征的改进型查找表电路结构与优化方法被引量:2
《电子与信息学报》2019年第10期2382-2388,共7页高丽江 杨海钢 李威 郝亚男 刘长龙 石彩霞 
该文着重研究了FPGA芯片中核心模块基本可编程逻辑单元(BLE)的电路结构与优化设计方法,针对传统4输入查找表(LUT)进行逻辑操作和算术运算时资源利用率低的问题,提出一种融合多路选择器的改进型LUT结构,该结构具有更高面积利用率;同时提...
关键词:基本可编程逻辑单元 查找表 进位链 映射 装箱 
一种基于改进基4 Booth算法和Wallace树结构的乘法器设计被引量:4
《电子设计工程》2019年第16期145-150,共6页吴美琪 赵宏亮 刘兴辉 康大为 李威 
辽宁省教育厅研究生教育教学改革联合培养项目(辽教函[2017]24号);2016年辽宁省博士科研启动基金指导计划项目(20161094)
以实现25×18位带符号快速数字乘法器为目标,采用改进的基4Booth算法以3位编码产生部分积,优化最低位产生电路,使用统一的操作扩展各部分积符号位,相比于传统方法提高了阵列规则性、节省了芯片面积;用传输门构成基本压缩器,并在此基础...
关键词:乘法器 改进的基4Booth算法 部分积阵列 WALLACE树 压缩器 
一种具有上电启动功能的差分环形压控振荡器被引量:3
《微电子学》2019年第4期471-476,共6页刘雨婷 刘兴辉 孙嘉斌 李威 王绩伟 
国家自然科学基金资助项目(11574124);辽宁省教育厅研究生教育教学改革项目(辽教函[2017]24号)
设计了一种具有上电启动功能的差分环形压控振荡器(VCO),该电路可作为时钟产生模块应用于SoC中的高速锁相环(PLL)。该VCO采用全差分延迟结构,可更好地抑制来自电源的共模噪声。增加了使控制电压变化可控的上电启动电路,便于控制PLL中环...
关键词:压控振荡器 启动电路 偏置产生电路 锁相环 
一种高速的全差分等占空比分频器设计被引量:3
《电子设计工程》2019年第14期149-153,共5页王晶楠 赵宏亮 李威 
辽宁省教育厅研究生教育教学改革联合培养项目(辽教函[2017]24号)
以提高延迟锁定环(Delay Locked Loop,DLL)输出系统时钟的灵活性为目标,提出了一种应用于高速DLL的可配置全差分等占空比整数半整数分频器。基于周期插入的思想,采用差分时钟信号周期插入及脉冲展宽的方法,设计了一种互锁的差分电路结...
关键词:延迟锁定环 周期插入 等占空比 分频器 
检索报告 对象比较 聚类工具 使用帮助 返回顶部