片上系统设计

作品数:40被引量:79H指数:6
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:白涛王玉松徐洋波刘成玉刘彬更多>>
相关机构:中国兵器工业集团哈尔滨工业大学东南大学清华大学更多>>
相关期刊:《中国集成电路》《电机与控制学报》《电子技术应用》《工业控制计算机》更多>>
相关基金:国家自然科学基金国家重点基础研究发展计划国家高技术研究发展计划陕西省自然科学基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
面向雷达多目标跟踪应用的专用片上系统设计被引量:1
《计算机工程与设计》2023年第12期3599-3605,共7页王荣阳 曲国远 童歆 徐佩园 李威 
针对雷达多目标跟踪应用对于计算平台的浮点算力和实时性要求,设计一种基于主处理器加专用加速器架构的低延迟片上系统。通过对多目标跟踪算法各个步骤的深入分析,分别以通道加速器和自定义扩展指令两种形式实现了面向该算法的专用加速...
关键词:多目标跟踪 片上系统 扩展指令集 通道加速器 拍卖算法 数据关联 目标匹配 
一种超低功耗微控制器片上系统设计
《电子设计工程》2022年第13期91-95,共5页屈宝丽 
针对微控制器片上系统的超低功耗需求,设计了一种集成DC/DC电源管理和自适应动态电压控制(ADVC)机制的超低功耗单片机片上系统。该系统包括完整的Synopsys ARC EM5D核心MCU,具有全套DSP指令,并可在312 kHz~80 MHz的宽频率范围内最大限...
关键词:亚阈值逻辑 低压单片机 自适应动态电压控制 故障电路 
XC6SLX9的全数字锁相环片上系统设计
《单片机与嵌入式系统应用》2019年第1期60-63,68,共5页郭永刚 王世伟 王剑祥 张俊 朱丽丽 崔敬忠 
介绍了一种基于FPGA的全数字锁相环片上系统的设计原理与实现方法,并给出了详细测试结果。该系统基于FPGA芯片XC6SLX9,使用Verilog语言完成系统程序设计,将整个锁相环系统集成到FPGA芯片中,实现了全数字锁相环片上系统,该系统采用自上...
关键词:FPGA VERILOGHDL XC6SLX9 全数字锁相环 
基于片上系统设计导论的项目化教学探讨
《读写算(教师版)(素质教育论坛)》2015年第17期10-11,共2页贺利军 周前能 杨虹 
(1)重庆市高等学校教学改革研究重点项目(132014);(2)重庆市高等教育学会2013-2014年高等教育科学研究课题(CQGJ13C446);(3)重庆市教育科学“十二五”规划课题(2014.GX.006).
本文针对《片上系统(SoC)设计导论》课程的理论教学中出现的问题,根据社会对集成电路设计人才的需求,结合该门课程的教学内容和教学计划,对该门课程进行项目化教学探讨。
关键词:片上系统设计导论 集成电路设计 项目化教学 
浅谈基于SystemC的系统设计被引量:3
《科技创新与应用》2014年第16期60-60,共1页王国富 
文章对基于SystemC的片上系统设计进行了介绍,并使用SystemC设计了一个交通自动控制系统。文中介绍了系统的实现并提出了改进方案。
关键词:片上系统设计 交通自动控制系统 
基于FPGA的液晶驱动智能片上系统设计
《苏州科技学院学报(自然科学版)》2013年第4期71-74,共4页李忠敏 魏幼平 李翔 谢洋 邝小青 黄河 
国家自然科学基金资助项目(51077125)
基于FPGA的液晶驱动智能片上系统的设计方法。SOPC系统以FPGA为核心控制器,在Altera公司CycloneIII系列芯片EP3C25F324C8Z上,以SOPC Builder为设计环境,搭建了NiosII嵌入式处理器及相应的外围驱动电路;利用FPGA丰富的逻辑资源及结合按...
关键词:现场可编程逻辑阵列 液晶驱动 片上系统 
基于System Generator的异构多核片上系统设计被引量:2
《电子与封装》2012年第11期27-31,共5页杨宏来 黄旻忞 
异构多核处理器可将不同类型的任务分配到不同类型的处理器核上并行处理,面对不同的应用需求,可以提供比较灵活、高效的处理机制。文中提出一种面向SoC的异构多核系统的设计方法,运用该方法可高效方便地实现图像处理算法。首先对图像退...
关键词:System GENERATOR 异构多核 片上系统 MICROBLAZE FPGA 
基于NiosⅡ的智能多接口片上系统设计被引量:1
《电子技术应用》2012年第7期61-64,共4页张兴堂 高勇 王伟强 
设计了一种基于NiosⅡ处理器的片上系统(SoC),集成了NiosⅡ处理器IP、PCI接口IP、网络接口IP以及基于Wishbone总线的串行接口IP核、CAN接口IP核等。系统具有可重配置、可扩展、灵活、兼容性高、功耗低等优点,适合于片上系统开发与应用...
关键词:FPGA NIOSII 片上系统 IP核 
基于OPENCORE及Nios Ⅱ处理器的片上系统设计
《工业控制计算机》2012年第6期101-102,共2页孙杰 孙波 张兴堂 
基于资源IP核的复用设计方式,提出了一种基于OPENCORE及Nios II固核处理器的片上系统设计方法,并重点对Avalon和Wishbone总线IP核互连总线体系结构、基于OPENCORE的IP核实现与应用技术等关键技术进行了深入剖析。
关键词:OPENCORE NiosⅡ 片上系统设计 
基于OpenRISC1200的H.264视频解码器片上系统设计被引量:1
《固体电子学研究与进展》2011年第2期202-207,共6页杨媛 冯谋朝 高勇 刘宏泰 
陕西省自然科学基金资助项目(2009JQ8014);陕西省重点学科建设资助项目(10700-080903)
新一代的压缩标准H.264以其高压缩率与高图像质量而备受青睐,将H.264集成于SoC(片上系统Sys-tem on chip)已成为必然的发展趋势。基于开源免费的32位OpenRISC1200 CPU,设计了H.264解码器SoC系统,系统以OpenRISC1200为核心控制模块,其他...
关键词:片上系统 解码器 H.264标准 
检索报告 对象比较 聚类工具 使用帮助 返回顶部