流水线型模数转换器

作品数:16被引量:16H指数:3
导出分析报告
相关领域:电子电信更多>>
相关作者:朱樟明吴建辉李红李婷杨银堂更多>>
相关机构:西安电子科技大学东南大学复旦大学电子科技大学更多>>
相关期刊:《上海交通大学学报》《西安电子科技大学学报》《电子与封装》《电子测量技术》更多>>
相关基金:国家自然科学基金北京市教委面上项目南通市工业科技创新计划资助项目重庆市教育委员会科学技术研究项目更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种低抖动时钟稳定电路的抖动分析仿真
《电子设计工程》2023年第13期1-5,共5页胡亚群 刘威 
科技助力经济2020重点专项(SQ2020YFF0426493);武汉市应用基础前沿项目(2019010701011386);深圳市知识创新计划基础研究项目(JCYJ20180302173424902)。
流水线型模数转换器(Pipeline ADC)中采样时钟的占空比和抖动(jitter)会对Pipeline ADC的有效位数以及信噪比有着显著的影响。因此,该文提出一种包含时钟缓冲器、时钟沿合成电路、RC积分检测器和可控电流源反相器的低抖动时钟占空比调...
关键词:流水线型模数转换器 时钟占空比调整器 抖动 相位噪声 
一种流水线型ADC的时序改进技术研究
《微电子学》2022年第2期217-222,共6页岂飞涛 刘涛 朱蓓丽 张琳 刘海南 滕瑞 李博 赵发展 罗家俊 韩郑生 
对一种流水线型模数转换器(ADC)的时序电路进行了改进研究。改进时序延长了余量增益单元MDAC部分加减保持相位的时长,可以在不增加功耗与面积的情况下,将一种10位流水线型ADC在20 MS/s采样率下的有效位(ENOB)从9.3位提高到9.8位,量化精...
关键词:流水线型模数转换器 改进型时序 高速高精度 
应用于高精度模数转换器的乘法数模单元模块研究被引量:3
《电子与封装》2022年第4期53-58,共6页邵杰 唐路 
国家重点研发课题“微弱电信号精密检测及高速数据处理技术(2018YFB2003300)”子课题“超高速和高精度模数转换器设计技术研究(2018YFB2003302)”。
提出了一种应用于18 bit 20 MS/s无采保结构(SHA-Less)高精度流水线型(Pipeline)模数转换器(Analog-to-Digital Converter,ADC)的乘法数模单元(Multiplying Digital-to-Analog Converter,MDAC)。从减小电路动态、静态误差以及系统噪声...
关键词:高精度 流水线型模数转换器 乘法数模单元 
81dBFS信噪比的低功耗四通道16位125Msps流水线型模数转换器设计被引量:1
《集成电路应用》2022年第3期16-17,共2页张辉 李丹 王海军 高远 富浩宇 李婧 张煜彬 王紫琪 
工信部2019年869专项。
阐述一款4通道16位125Msps流水线ADC芯片的设计和测试,使用无采样保持、多比特的流水线ADC结构,并且辅以数字校准技术和P/N互补输入的运放结构,大大降低了芯片的功耗和噪声。
关键词:集成电路设计 ADC结构 数字校准 
一种植入式神经元记录系统信号处理电路
《微电子学》2017年第2期185-190,共6页刘新 唐政维 安广雷 
重庆市教委科学技术研究资助项目(KJ1503205)
提出了一种植入式神经元记录系统信号处理电路,由一个带通放大器和流水线模数转换器(ADC)构成。带通放大器采用具有共模反馈的跨导运算放大器(OTA)来放大神经元信号,采用最优的2级放大器级数,减小了功耗和面积。流水线ADC采用全差分结构...
关键词:信号处理电路 神经元放大器 流水线型模数转换器 神经记录系统 
一种8位32MS/s的流水线型模数转换器设计被引量:1
《固体电子学研究与进展》2017年第1期52-56,共5页盛君莉 唐长文 
中国自然科学基金资助项目(61376036);中国专用集成电路与系统重点实验室基金资助项目(2015MS010)
基于电子不停车收费系统(ETC)接收机的要求,在TSMC018μm工艺下设计并实现一种8bit 32 MS/s流水线型模数转换器。通过详细理论分析确定设计参数和电路模型,通过运放共享以及带有增益自举的套筒式运算放大器和开关电容共模反馈电路降低...
关键词:流水线型模数转换器 参数估计 模型 低功耗 
一种12bit流水线型模数转换器的研究与设计
《电子测试》2016年第9X期23-24,共2页刘洋 
本文设计和研究了一种低功耗12Bit流水线模数转换器的结构,其采用了TSMC 0.18um工艺设计,3.3V单电源电压,5MHz采样率,动态范围为1V,INL为0.5LSB,DNL为2LSB,通过详细的电路原理分析和软件Cadence的仿真,并流片测试,性能达到设计初衷。
关键词:流水线型模数转换器(Pipeline ADC) 子数模转换器(Sub-DAC) 子数模转换器(Sub-ADC) 余数放大器 MDAC 
一种双采样1.2V 7位125MS/s流水线ADC的设计被引量:3
《西安电子科技大学学报》2016年第4期23-28,共6页王晓飞 郝跃 
国家自然科学基金资助项目(61204085;61334002)
为了满足片上系统对模数转换器的低功耗和高性能的要求,设计并实现了一种1.2V7位125MS/s双采样流水线模数转换器.该模数转换器采用了一种新的运算放大器共享技术以及相应的时序关系,从而消除了采样时序失配问题,并减小了整个模数转换器...
关键词:双采样 运放共享 时间交织 流水线型模数转换器 
一种低电压无采样保持运放14 bit,100 MS/s流水线型模数转换器的65 nm CMOS工艺实现被引量:1
《复旦学报(自然科学版)》2016年第1期43-50,共8页张新龙 薛盼 姜培 
设计了一款低电压实现的14bit,100MS/s流水线型模数转换器(Pipelined ADC),该ADC前端采用无采样保持运放结构来降低功耗和减小噪声,减少了第一级采样网络孔径误差和非线性电荷注入的影响.通过选取合适的输入采样电容容值解决了kT/C噪声...
关键词:低电压 流水线型模数转换器 无采样保持运放结构 高速 高精度 
一种0.2mm^2 10位50MS/s流水线型模数转换器被引量:1
《微电子学》2015年第2期164-168,共5页周银 胡靖 周锋 
设计了一款适用于无线通讯系统的3.3V,10位50 MS/s流水线型模数转换器。减小面积和功耗是设计的核心。通过运放共享技术,减小了芯片功耗和面积;使用耗尽型MOS管改进的CMOS开关替代栅压自举开关,节省了开关面积;采用薄栅器件作为主运放...
关键词:运放共享 面积优化 耗尽型MOS管 低功耗 
检索报告 对象比较 聚类工具 使用帮助 返回顶部