解码器设计

作品数:106被引量:178H指数:6
导出分析报告
相关领域:电子电信更多>>
相关作者:林涛朱光喜张碧军王栋张兆杨更多>>
相关机构:上海交通大学华中科技大学同济大学哈尔滨工业大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中国博士后科学基金陕西省自然科学基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种面向超高速以太网的双模RS解码器设计
《现代电子技术》2023年第4期35-40,共6页李继豪 沈剑良 陈艇 
国家科技重大专项核高基项目(2016ZX01012101)。
100 GB以上超高速以太网采用FEC(Forward Error Correction)技术来降低误码率,提升传输可靠性。针对目前以太网中RS(528,514)码和RS(544,514)码两种编解码规范并存,导致的FEC解码器结构冗杂、资源耗费严重、面积占用大等问题,文中将多...
关键词:RS解码器 超高速以太网 双模解码器 内存共享 模块设计 仿真验证 性能分析 
基于红外通信的遥控解码器设计被引量:6
《机电工程技术》2022年第12期253-256,共4页沈航 林淼 吴洪玲 胡钢 陈超 
针对电视整机功能自动化检测时一种遥控器仅能匹配一种遥控码的兼容性问题,设计了一种红外遥控解码器。首先设计解码器总体架构,介绍硬件组成及整体信息传输关系;其次,分析遥控码的编码规则,提出一种基于串口通信的红外遥控码封装方法,...
关键词:红外遥控 解码器 单片机 信号解调 
一种基于FPGA的BiSS编码器解码器设计被引量:1
《电子产品世界》2021年第8期67-70,共4页李绍军 陈国胜 范俊玲 夏伟光 王国右 
BiSS协议是一种高速同步串行通信协议,使用BiSS协议的编码器有利于提高伺服控制系统的动态性能,在高精度绝对式编码器中应用广泛。本文在分析BiSS协议数据帧特点的基础上,利用FPGA设计了BiSS协议编码器解码器,采集了BiSS协议编码器位置...
关键词:BiSS FPGA 编码器 DSP 
基于改进单关节信息传输模型的闭环脑机接口系统设计被引量:5
《控制理论与应用》2020年第2期395-404,共10页潘红光 米文毓 邓军 孙京诰 薛瑞 
国家自然科学基金项目(61603295);中国博士后基金项目(2017M623207);陕西省自然科学基础研究计划项目(2018JM6003,2017JM5114);陕西省重点研发计划项目(2017ZDCXL–GY–01–02–03);西安科技大学优秀青年科技基金项目(2018YQ2–07)资助.
近年来,脑机接口(BMI)技术在残疾人肢体功能康复、老年人生活辅助等方面的应用日益广泛.本文以单关节信息传输(SJIT)模型为对象,通过模型改进、设计解码器和辅助控制器构造了闭环脑机接口系统以恢复单关节的运动功能.本文主要工作包括:...
关键词:脑机接口 模型改进 解码器设计 闭环系统 预测控制 
基于长短期记忆网络的解码器设计及闭环脑机接口系统构建被引量:1
《西安科技大学学报》2019年第6期1057-1064,共8页潘红光 张奇 米文毓 马彪 
国家自然科学基金(61603295);中国博士后基金(2017M623207);陕西省自然科学基础研究计划(2018JM6003);西安科技大学优秀青年科技基金(2018YQ2-07).
随着脑机接口技术的发展,该技术在残疾人肢体功能恢复等方面应用越来越广泛。首先,在简介经典单关节信息传输模型基础上,设计并训练基于长短期记忆网络的解码器,代替原有脊椎电路通路将大脑信号传递给假肢;其次,为了在感觉反馈通路缺失...
关键词:闭环脑机接口 解码器 长短期记忆网络 无模型控制 
一种基于FPGA的低功耗高速解码器设计被引量:1
《电子技术应用》2018年第4期27-32,共6页周松江 李圣辰 刘明 
针对传统编解码算法复杂度高、不易扩展等问题,对自编码神经网络前向传播算法和结构进行了研究,提出了一种以自编码神经网络为编解码算法,以FPGA为实现平台的低功耗高速解码器系统。该系统实现了字符的编解码,同时可被应用于各种多媒体...
关键词:FPGA 解码器 自编码神经网络 硬件实现 高速低功耗 
一种基于智能家居系统LonWorks总线的解码器设计
《数字技术与应用》2017年第12期149-150,共2页吕佳明 田卫华 崔进 贾思楠 
2017年度国家自然科学基金资助项目;项目编号:61773269;2017年沈阳市科学技术计划项目;项目或课题编号:17-231-1-75;2017年辽宁省大学生创新创业训练计划项目;项目或课题编号:201711632040
本文提出一种基于智能家居系统LonWorks总线技术的曼彻斯特解码器设计方案,简述了LonWorks总线技术的特点,分析了PIC16F1509器件及曼彻斯特解码器的设计原理,最后通过实验验证了方案的可行性。
关键词:智能家居 LONWORKS 曼彻斯特解码器 单片机 
基于HEVC的CABAC硬件解码器设计
《微型机与应用》2017年第23期35-36,40,共3页韩学森 张德学 王超 张存生 冀贞贤 杜飞飞 
首先分析了高效视频编码(High Efficiency Video Coding,HEVC)编码标准,对HEVC的新特性进行总结,并给出HEVC解码器整体架构。其次提出基于熵解码部分优化的硬件解码器架构,并进行仿真验证。最终通过与HM12.0软件评测结果的对比,证明所...
关键词:HEVC HM12.0 CABAC 硬件解码器 
基于FPGA的CAVLC解码器设计
《电子设计工程》2017年第21期120-124,共5页马雨然 任超伟 张文明 
为了提高H.264解码器中基于上下文的自适应变长CAVLC解码器的查表速度,本文给出了一种基于FPGA的CAVLC解码工程解决方案。首先在同一码表中根据码字前缀0的个数对码表进行分组,减小查表的遍历深度。分组后再采用根据后缀计算查表,减少...
关键词:H.264 CAVLC 码表分组 FPGA 
上海市轨道交通视频监控系统混合解码器设计
《现代城市轨道交通》2017年第10期20-25,共6页周明 
针对上海市轨道交通视频监控系统从MPEG-2图像编码技术向H.264图像编码技术转变过程中,网络管理节点将面临同时管辖新旧线路、同时调看2种编码制式视频图像的情况,提出了一种同时兼容新旧系统控制信令、编码制式及显示输出方式的混合解...
关键词:城市轨道交通 视频监控 图像编码 混合解码器 设计 
检索报告 对象比较 聚类工具 使用帮助 返回顶部