TURBO译码器

作品数:27被引量:24H指数:3
导出分析报告
相关领域:电子电信更多>>
相关作者:陈杰男胡剑浩许邦建郭阳陈书明更多>>
相关机构:电子科技大学国防科学技术大学西安电子科技大学东南大学更多>>
相关期刊:《微电子学》《计算机工程与应用》《北京理工大学学报》《现代电子技术》更多>>
相关基金:国家自然科学基金福建省自然科学基金国家高技术研究发展计划国家重点基础研究发展计划更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于3GPP协议的一种Turbo译码实现方案被引量:2
《中国集成电路》2022年第10期46-49,共4页冯立国 
Turbo码具有卓越的纠错性能,性能接近香农限,而且编译码的复杂度不高,因而在无线通讯中有非常广泛的应用。本文介绍一种面向3GPP协议基于Max-Log-MAP算法的Turbo译码器设计方法,及其具体实施要点、测试方法和测试结果、实施效益等。
关键词:3GPP TURBO译码器 
基于FPGA的双二进制Turbo译码器的硬件实现
《微电子学》2019年第5期664-669,共6页林毅 董妮娅 
国家科技重大专项基金资助项目(2018ZX03001026-002);重庆市教委科技研究项目(KJ1600436)
针对宽带电力载波通信中采用的双二进制Turbo译码器,给出了一种基于FPGA的并行实现方案。该方案采用无交叠滑动窗的多路并行分块以及流水线结构,以Xilinx的XC7K410T为硬件平台,采用Verilog硬件描述语言来设计实现,给出了不同并行块数的...
关键词:双二进制Turbo码 并行译码 FPGA 滑动窗 
Turbo译码器基于组合逻辑电路的低复杂度Log-MAP算法被引量:1
《无线电通信技术》2018年第3期263-267,共5页王东 李秀朋 
自Turbo编码问世以来,为了实现较低复杂度和优良比特误码率(BER)性能的Turbo译码器,已经有多种简化的对数最大后验概率(Log-MAP)算法被提出。针对Log-MAP算法,提出了一种基于组合逻辑电路(CLC)的复杂度很低的硬件实现架构。该CLC架构可...
关键词:组合逻辑电路(CLC) 对数最大后验概率(Log-MAP) TURBO编码 
码率可配置Turbo译码器设计与实现被引量:1
《现代导航》2015年第4期367-371,390,共6页宋英杰 
本文介绍了码率可配置Turbo译码器的FPGA设计与实现。可配置Turbo译码器可灵活支持1/3、1/6、1/10三种码率,减少了器件使用规模和资源,并支持固定迭代次数译码和动态迭代译码。码率可配置Turbo译码器最终在Xilinx公司的XC7K325T-2FFG900...
关键词:TURBO译码器 可配置 FPGA 
Turbo译码器低功耗设计
《创新科技》2014年第6期58-59,共2页刘畅 
Turbo译码器由于其接近香农极限的优异性能而被现代通信系统所广泛使用。在实际的硬件设计中,考虑到功耗和译码延迟的存在,本文基于TD-SCDMA系统的Turbo译码器,对迭代译码性能进行了仿真,并对通过CRC校验进行找停的机制进行了仿真...
关键词:TD—SCDMA TURBO码 迭代译码 数字信号处理 
星载低复杂度Turbo译码器的实现技术研究
《宇航学报》2013年第12期1621-1627,共7页张芪 王永庆 刘东磊 
国家高技术研究发展计划(863计划)(2011AA1569)
针对航天测控通信系统中微弱信号处理的实际应用需求,研究了Turbo译码算法在星载平台上的低复杂度实现技术。基于折线近似的Log_MAP算法,提出了一种新的基于FPGA的译码器实现方案,一方面简化了迭代译码过程中分支度量的计算存储方法,有...
关键词:航天测控通信 TURBO 低复杂度 半并行化结构 
高性能并行Turbo译码器的VLSI设计被引量:1
《计算机工程》2012年第23期255-258,共4页陈绪斌 曹嘉麟 陈赟 曾晓洋 
国家"863"计划基金资助项目(SQ2008AA01ZX1480432);国家科技重大专项基金资助项目"新一代宽带无线移动通讯网"(2011ZX03003 003 03)
提出一种高度并行的Turbo译码器。该译码器包含32个并行的基4子译码器,采用改进的滑窗译码流程和存储单元划分方案,使吞吐率最高提升43.2%。在SMIC 0.13 m工艺下,该译码器包含194万等效门,在294 MHz时钟频率和5.5次迭代下,吞吐率可达1.1...
关键词:TURBO码 译码器 并行结构 基4 4G移动通信 
采用状态度量抽取和内插策略的低功耗Turbo译码器被引量:1
《西安电子科技大学学报》2012年第3期58-62,71,共6页李晓峰 冯大政 胡树楷 
国家自然科学基金资助项目(60971111);国家重点基础研究发展计划(973)资助项目(2010CB328300)
针对采用最大后验概率算法的Turbo译码器,提出了一种新颖的前向、后向度量计算和存储器管理的策略.通过在前向状态度量计算时对部分度量值等间隔抽取存储,然后在对数似然比计算时经过内插还原出未存储的状态度量值,极大地减少了状态度...
关键词:TURBO码 最大后验概率译码器 状态度量抽取和内插 超大规模集成电路 
高速Turbo译码器的设计与实现
《石家庄职业技术学院学报》2011年第6期27-29,38,共4页崔立廷 侯娟 
给出了Turbo译码器的FPGA实现方案.译码器采用了Log-MAP译码算法和基于滑动窗的实现方法,可以对不同的Turbo码长进行译码.在Xilinx公司的Vc6vlx130t-2ff484上验证了其实现的有效性:当码长为1434时,5次迭代,译码延迟374μs,数据吞吐量为8...
关键词:TURBO 滑动窗 LOG-MAP 
基于SoPC系统的Turbo译码器设计
《计算机应用与软件》2011年第3期208-210,共3页蔡剑卿 易金聪 谢秀娟 程恩 
福建农林大学青年教师科研基金项目(08B24)
Turbo码的译码性能几乎接近shannon理论极限,实现Turbo译码器对于降低信道传输的误码率、提高传输可靠性具有重要的意义。借助Xilinx EDK软硬件开发工具构建了一个Turbo译码器和以太网络传输的SoPC系统,实现了网络通信下的Turbo译码,并...
关键词:TURBO译码器 FPGA SOPC EDK SOVA算法 
检索报告 对象比较 聚类工具 使用帮助 返回顶部