延时锁定环

作品数:23被引量:47H指数:4
导出分析报告
相关领域:电子电信更多>>
相关作者:徐太龙胡学友蔡志匡高先和孟硕更多>>
相关机构:东南大学合肥学院安徽大学清华大学更多>>
相关期刊:《微电子学》《无线电通信技术》《韶关学院学报》《电子科技大学学报》更多>>
相关基金:国家自然科学基金安徽省高校省级自然科学研究项目国家科技重大专项安徽省高等学校优秀青年人才基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种适用于三维芯片间时钟同步的全数字延时锁定环设计
《微电子学与计算机》2018年第9期52-54,共3页叶云飞 吴宁 葛芬 周芳 
国家自然科学基金(61376025);江苏省高校自然科学基金(17KJB510033)
本文提出了一种适用于三维集成电路芯片间时钟同步的全数字延时锁定环设计.在给定的三维集成电路中,该全数字延时锁定环采用可变逐次逼近寄存器控制器设计来缩短锁定时间,以消除谐波锁定问题并拓宽工作频率范围,实现硅过孔引起的延时偏...
关键词:全数字延时锁定环 时钟同步 三维集成电路 
应用于激光雷达的高精度时间间隔测量方法被引量:6
《仪表技术与传感器》2017年第11期104-107,共4页严培辉 陈殿仁 李兴广 陈磊 王远洋 
国家自然科学基金重点支持项目(91438024).
针对当前脉冲激光测距雷达中时间间隔测量精度低的问题,文中提出了一种高精度时间间隔测量方法。该方法采用双环形振荡器作为时间内插器,利用其输出的可控频率时钟信号对时间间隔做内插和逼近,实现时间间隔的粗测量和精测量,然后结合改...
关键词:激光雷达 时间间隔测量 时间内插器 延时锁定环 环形振荡器 时域互相关 
一种用于产生高频八相位时钟的延时锁定环被引量:3
《桂林电子科技大学学报》2017年第5期372-377,共6页鲜卓霖 段吉海 朱智勇 赵洪飞 
国家自然科学基金(61161003;61264001;61166004);广西精密导航技术与应用重点实验室基金(DH201501)
针对传统延时锁定环工作频率低、锁定范围窄的问题,设计了一种可产生高频宽范围八相位时钟的延时锁定环。设计一种仅由8个MOS管构成的高频鉴相器,这种高频鉴相器无传统鉴相器的复位端,可减小死区并降低抖动;采用差分串联电压开关逻辑作...
关键词:延时锁定环 多相时钟 鉴相器 压控延时单元 
应用于超宽带收发机的多相时钟生成器的设计被引量:2
《微电子学与计算机》2016年第11期87-90,94,共5页刘小峰 刘铛 李宇根 王志华 
设计了一款用于超宽带(UWB)收发机的多相位基带时钟生成器.该时钟生成器通过分析锁相环(PLL)和延时锁定环(DLL)结构的共性,提出了一种全匹配的压控振荡器/压控延时线(VCO/VCDL)双模可配置结构,使时钟生成器可以分别在PLL/DLL两种模式下...
关键词:超宽带收发机 多相时钟生成 锁相环 延时锁定环 双模可配置 
用于3D-IC芯片间时钟同步电路的改进型SAR的设计
《韶关学院学报》2015年第10期36-40,共5页徐太龙 王洪海 高先和 史俊 胡学友 
安徽省高校自然科学研究重点项目(KJ2015A156);安徽省教育厅自然科学研究重点项目(KJ2014A211);合肥学院重点建设学科基金资助项目(2014xk06);教育部重点实验室开放课题(2015KFKT15)
针对三维集成电路芯片间时钟同步电路的要求,设计一种用于全数字延时锁定环的改进型逐次逼近寄存器,以消除由于硅通孔延时波动引起的时钟偏差.采用TSMC 65 nm CMOS工艺标准单元实现改进型逐次逼近寄存器控制器,仿真结果表明其在250 MHz^...
关键词:三维集成电路 时钟同步 硅通孔 逐次逼近寄存器 延时锁定环 
带DLL反馈的延迟内插法TDC在FPGA上的实现被引量:3
《复旦学报(自然科学版)》2015年第1期79-84,共6页邵琦 周灏 来金梅 
国家高技术研究发展计划资助项目(2012AA012001)
本文设计了在FPGA上实现的一款带全数字的延时锁定环(DLL)反馈的TDC电路,该TDC采用了延迟内插法延迟链结构.解决了利用FPGA配置电路对FPGA内部开关参数进行高低温(-55-125℃)测试的问题.延迟链选择的是FPGA中快速进位链,在0.18μm工...
关键词:现场可编程门阵列 时间数字转换 延迟内插法 数字延时锁定环 
快速全数字逐次逼近寄存器延时锁定环的设计被引量:1
《计算机工程》2014年第4期262-268,共7页徐太龙 薛峰 蔡志匡 郑长勇 
安徽省高等学校省级自然科学研究基金资助项目(KJ2013A071);安徽省高校优秀青年人才基金资助项目(2012SQRL013ZD)
全数字延时锁定环在现代超大规模系统芯片集成中具有重要的作用,用于解决时钟偏差和时钟生成问题。传统的全数字逐次逼近寄存器延时锁定环存在谐波锁定、死锁和锁定时间比理论时间长的问题。为此,通过改进逐次逼近寄存器的电路结构,采...
关键词:延时锁定环 谐波锁定 时钟偏差 死锁 锁定时间 逐次逼近寄存器 
一种用于产生多相时钟的延时锁定环被引量:3
《微电子学》2014年第2期153-156,162,共5页马昭鑫 黄鲁 方毅 
国家科技重大专项资助项目(2011ZX03004-002-01)
分析并实现了一种用于产生多相时钟的延时锁定环电路。利用重复延时线和周期检测器,避免了复位信号和错误锁定的问题;采用信号路径对称的鉴相器,减小了抖动;使用电流舵技术,提高了电荷泵的开关速度。基于SMIC 0.18μm CMOS工艺,实现了...
关键词:延时锁定环 多相时钟 压控延时单元 电荷泵 抖动 
国防科技工业知识产权
《军民两用技术与产品》2013年第3期46-47,共2页
简介:本发明涉及用于延时锁定环的可配置鉴相器,包括配置SRAM、整体复位模块、超前滞后信号产生模块和细调范围鉴别信号产生模块。该鉴相器通过改变内嵌配置SRAM中的数据,针对不同的应用要求设置不同的鉴相精度,实现了细调、粗调的...
关键词:国防科技工业 知识产权 SRAM 信号产生 延时锁定环 鉴相器 可配置 整体复位 
扩频信号的捕获与跟踪被引量:8
《无线电工程》2010年第5期33-35,共3页陈荣 周旭 张士强 
针对直接序列扩频信号,介绍了其发射和接收部分基本组成,给出了系统接收部分的具体设计框图。重点讨论了对扩频信号的捕获与跟踪的方法,其中包括扩频码的捕获与跟踪以及载波的捕获与跟踪。对各模块的性能进行了分析,提出了在高速信号处...
关键词:直接序列扩频 数字匹配滤波器 延时锁定环 载波跟踪 
检索报告 对象比较 聚类工具 使用帮助 返回顶部