国家自然科学基金(60576028)

作品数:9被引量:16H指数:2
导出分析报告
相关作者:孟桥高彬郝俊郭晓丹梁勇更多>>
相关机构:东南大学南京信息工程大学更多>>
相关期刊:《Journal of Southeast University(English Edition)》《Journal of Semiconductors》《微电子学》《电子学报》更多>>
相关主题:DELTASIGMACMOS工艺失调电压GHZ更多>>
相关领域:电子电信电气工程更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-9
视图:
排序:
基于Σ-Δ调制的比特流Sigmoid函数的实现及其在3-D空间判别网络中的应用被引量:2
《电子学报》2015年第5期862-869,共8页郭晓丹 孟桥 梁勇 
国家自然科学基金(No.60576028)
本文提出一种基于Σ-Δ调制的比特流Tangent-Sigmoid(Tan-Sig)函数的数字电路实现方法.主要是通过修改反馈系数构建Σ-Δ限幅放大调制器,并以此组合实现对Tan-Sig函数的逼近.根据上述方法,在现场可编程门阵列上设计了具有非线性激活函...
关键词:比特流 人工神经网络 激活函数:Σ-Δ调制 
A 4 GHz CMOS multiplier for sigma–delta modulated signals被引量:2
《Journal of Semiconductors》2014年第1期91-95,共5页郭晓丹 孟桥 梁勇 
supported by the National Natural Science Foundation of China(No.60576028)
An integrated circuit design of a high speed multiplier for direct sigma-delta modulated bit-stream signals is presented. Compared with conventional structures, this multiplier reduces the circuit-loop delay of its su...
关键词:CMOS sigma-delta modulation MULTIPLIER bit-stream 
FPGA implementation of bit-stream neuron and perceptron based on sigma delta modulation
《Journal of Southeast University(English Edition)》2012年第3期282-286,共5页梁勇 王志功 孟桥 郭晓丹 
The National Natural Science Foundation of China (No.60576028);the Natural Science Foundation of Higher Education Institutions of Jiangsu Province(No.11KJB510004)
To solve the excessive huge scale problem of the traditional multi-bit digital artificial neural network(ANN) hardware implementation methods,a bit-stream ANN hardware implementation method based on sigma delta(Σ...
关键词:bit-stream artificial neuron PERCEPTRON sigma delta field programmable gate array(FPGA) 
4 GHz bit-stream adder based on ∑△ modulation
《Journal of Semiconductors》2010年第8期104-107,共4页梁勇 王志功 孟桥 郭晓丹 
Project supported by the National Natural Science Foundation of China(No.60576028).
The conventional circuit model of a bit-stream adder based on sigma delta(∑Δ) modulation is improved with pipeline technology to make it work correctly at high frequencies.The integrated circuit(IC) of the bit-s...
关键词:bit-stream ADDER sigma delta digital signal generator 
高速4阶Sigma-Delta调制器系统级设计及行为级仿真被引量:1
《电子器件》2008年第2期646-649,共4页顾奇龙 孟桥 高彬 
国家自然科学基金项目"单比特人工数字神经网络IC实现技术研究"资助(60576028)
对高速4阶级联开关电容Sigma-Delta调制器结构的设计进行了分析,利用MATLAB SIMULIK工具搜寻了系统优化参数,并通过系统行为级仿真对实际高速电路中存在的运算放大器非理想因素(例如有限增益、有限单位增益带宽等)和开关热噪声(KT/C噪声...
关键词:单比特 Sigma-Delta(∑△)调制器 开关电容(SC) 
数字Σ-Δ调制器的FPGA设计与实现被引量:2
《微计算机信息》2007年第26期204-205,281,共3页彭星晔 孟桥 郝俊 
国家自然科学基金资助项目:单比特数字人工神经网络IC实现技术研究(60576028)
Σ-Δ调制器采用过采样和噪声整形技术,能够在一位量化的情况下保证较高的精度,对后续数字信号处理具有极大的吸引力。本文采用数字化技术,用FPGA实现了一个一阶的数字Σ-Δ调制器,输入为8位信号,FPGA快速方便的特点非常适合这种调制器...
关键词:Σ-Δ调制器 FPGA VERILOG 综合 
基于0.18μm CMOS工艺的超高速比较器被引量:5
《微电子学》2007年第4期599-602,共4页高彬 孟桥 沈志远 
国家自然科学基金资助项目(60576028)
给出了基于TSMC 0.18μm CMOS工艺的1.8V超高速比较器的设计方案;对比较器速度和失调进行综合,设计了一个1GHz超高速低失调比较器;通过Monte Carlo仿真,验证该比较器的失调电压分布范围为-4.5~4.5mV,并进行了版图设计。该比...
关键词:超高速比较器 A/D转换器 MONTE Carlo仿真 失调电压 
工作时钟1GHz超高速电压比较器设计被引量:1
《电子器件》2007年第2期454-456,460,共4页高彬 孟桥 郝俊 
国家自然科学基金资助(60576028)
超高速模数转换电路是现代高速通信和信号处理电路中的重要组成部分,而超高速比较器的设计是超高速模数转换器设计中的关键环节.文中通过综合考虑比较器的传输延时和失调电压等因素,讨论了超高速比较器的设计方法,并在基于1.8V电源电压...
关键词:超高速模数转换器 超高速比较器 1GHz 传输延时 失调电压 
0.35μm CMOS 4位1 Gsample/s全并行模数转换器设计被引量:3
《电子器件》2007年第2期403-406,共4页郝俊 孟桥 高彬 
国家自然科学基金资助(60576028)
介绍了一种基于0.35μm CMOS工艺的4位最大采样速率为1GHz的全并行结构模数转换器的设计.因为在高采样率的情况下,比较器的亚稳态问题降低了模数转换器的无杂散动态范围,在本次设计中对其进行了优化.后仿真结果表明,输入信号为22.949MHz...
关键词:模数转换器 高速 全并行 亚稳态 CMOS工艺 
检索报告 对象比较 聚类工具 使用帮助 返回顶部