时钟数据恢复电路

作品数:37被引量:64H指数:5
导出分析报告
相关领域:电子电信更多>>
相关作者:张长春郭宇锋王永生方玉明刘蕾蕾更多>>
相关机构:东南大学国防科学技术大学哈尔滨工业大学瑞昱半导体股份有限公司更多>>
相关期刊:《中国集成电路》《电子技术应用》《电子与封装》《微电子学》更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中国博士后科学基金毫米波国家重点实验室开放基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
25~28 Gbit/s CMOS高灵敏度光接收机电路设计
《微电子学》2023年第4期581-587,共7页金高哲 张长春 袁丰 张瑛 张翼 
国家自然科学基金资助项目(62174090);毫米波国家重点实验室开放课题(K202325)
基于65 nm CMOS工艺设计了一种25~28 Gbit/s具有自适应均衡和时钟数据恢复功能的光接收机电路。光接收前端采用低带宽设计,以优化接收机的灵敏度;采用判决反馈均衡器,以恢复低带宽前端引入的码间干扰。为了适应不同速率和工艺角引入的...
关键词:光接收机前端 判决反馈均衡器 时钟数据恢复电路 无参考时钟 嵌入式鉴相器 
一种全速率线性25Gb/s时钟数据恢复电路
《半导体光电》2023年第3期344-349,共6页张书豪 黄启俊 常胜 王豪 何进 
国家自然科学基金项目(61774113,61874079,62074116,81971702)。
面向高速光通信系统的应用,提出了一种全速率线性25 Gb/s时钟数据恢复电路(Clock and Data Recovery Circuit,CDRC)。CDRC采用了混频器型线性鉴相器和自动锁频技术来实现全速率时钟提取和数据恢复。在设计中没有使用外部参考时钟。基于4...
关键词:光通信 时钟数据恢复 线性鉴相器 鉴频器 CMOS 
一种环路带宽自适应调整的时钟数据恢复电路被引量:2
《微电子学》2022年第4期656-662,共7页常承 韦保林 韦雪明 侯伶俐 徐卫林 
国家自然科学基金地区基金资助项目(62164003,61861009);广西无线宽带通信与信号处理重点实验室主任基金资助项目(GXKL06190110,GXKL06200131,GXKL06200105)。
针对SONTE OC-192、PCIE3.0、USB3.2等协议在串行时钟数据恢复时对抖动容限、环路稳定时间的要求,提出了一种环路带宽自适应调整、半速率相位插值的时钟数据恢复电路(CDR)。设计了自适应控制电路,能适时动态调整环路带宽,实现串行信号...
关键词:时钟数据恢复 自适应 相位插值 
面向超高清微显示器的20Gbps低抖动CDR设计
《固体电子学研究与进展》2022年第4期323-328,共6页吴浩 季渊 郑志杰 穆廷洲 
国家自然科学基金资助项目(61774101)。
针对超高清硅基微显示器对接口电路高信号带宽的要求,设计了一款20 Gbps的双环路低抖动时钟数据恢复电路。该电路工作在锁频环路时,锁定检测器控制电荷泵电流逐步减小,有效降低控制电压纹波,并采用LDO镜像结构抑制环形压控振荡器电源纹...
关键词:微显示器 时钟数据恢复电路 电源纹波 低抖动 
面向光通信应用的CMOS 28 Gbps低功耗高抖动容限CDR电路设计被引量:4
《空军工程大学学报(自然科学版)》2022年第2期77-82,共6页朱智宇 郭凯乐 武宇轩 刘涛 吴苗苗 陆德超 
国家重点研发计划(2018YFB2202302)。
为了解决光模块中高功耗芯片恶化激光调制器性能,以及解决收发端时钟基准偏差导致误码率高的问题,设计了一款低功耗高抖动容限的时钟数据恢复电路(CDR)。通过采用压控振荡器(VCO)型全速时钟的CDR系统架构和电感峰化的时钟缓冲技术,降低...
关键词:高速串行接口 时钟数据恢复电路 压控振荡器 窄带缓冲器 
一种10 Gb/s超低抖动时钟数据恢复电路的设计
《电子元件与材料》2020年第12期89-95,100,共8页刘泽法 宋树祥 岑明灿 翟江辉 蔡超波 
国家自然科学基金(6196030049)。
在高速信号传输过程中,传输速率的加快会导致数据的误码率以及时钟抖动不断加大,甚至会造成接收端数据出错。为了减少时钟抖动对接收端数据恢复造成的不利影响,提出一种10 Gb/s超低抖动时钟数据恢复电路。引入了数据同步器来减小正交参...
关键词:时钟数据恢复电路 半速率鉴相器 锁相环 抖动 
基于高速SerDes中非等值尾电流源技术的新型高线性度相位插值器设计被引量:6
《空军工程大学学报(自然科学版)》2020年第4期61-67,共7页郭凯乐 王和明 刘涛 陆德超 
国家重点研发计划(2018YFB2202300)。
为解决高速串行接口(SerDes)中时钟数据恢复电路(CDR)的恢复时钟抖动较大的问题,设计了一种基于非等值尾电流源技术的新型高速高线性度相位插值器。该技术在分析相位插值器输入控制码和输出时钟相位产生非线性机理的基础上,通过计算晶...
关键词:时钟数据恢复电路 非等值电流源 相位差值器 线性度 
一种快速锁定低抖动的时钟数据恢复电路被引量:3
《空军工程大学学报(自然科学版)》2020年第4期68-73,共6页武宇轩 吕方旭 吴苗苗 
设计了一款应用于光通信28 Gb/s非归零码高速串行接收机的快速锁定、低抖动时钟数据恢复电路。为了解决时钟抖动性能和锁定时间难以兼顾的问题,在比例-积分通路分离的电路结构中,提出了锁定检测判别技术,实现了比例通路增益的可调节,使...
关键词:时钟数据恢复电路 锁定检测判别技术 快速锁定 低抖动 
高速以太网中高性能相位插值器的设计被引量:1
《电子技术(上海)》2020年第7期20-22,共3页田晓成 李海华 
为了应用于高速以太网时钟数据恢复电路中的时钟产生部分,基于TSMC 28nm CMOS工艺,设计了高精度高线性度的相位插值器电路。在分析了传统相位插值器结构后,设计中改进了该相位插值器的结构,提升了电路的线性度。其中采用8bit数字编码,...
关键词:集成电路设计 相位插值器 时钟数据恢复电路 以太网 线性度 高精度 
时钟数据恢复电路(CDR)专利技术分析被引量:1
《中国新通信》2020年第11期78-78,共1页王敏 
一、概述本文从时钟数据恢复电路的专利文件出发,从时钟数据恢复电路的技术分支、技术演进、专利申请态势和重要申请人分析等几个方面,分析时钟数据恢复电路的技术发展状况。从目前的专利申请来看,时钟数据恢复功能有多种方式,具体选择...
关键词:时钟数据恢复 电源电压 锁相环 专利申请态势 系统指标 技术演进 技术分支 重要申请人 
检索报告 对象比较 聚类工具 使用帮助 返回顶部