锁存

作品数:454被引量:452H指数:8
导出分析报告
相关领域:电子电信更多>>
相关作者:黄正峰梁华国鲁迎春吴秀龙彭春雨更多>>
相关机构:爱思开海力士有限公司三星电子株式会社美光科技公司高通股份有限公司更多>>
相关期刊:更多>>
相关基金:国家自然科学基金安徽省自然科学基金国家高技术研究发展计划国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=微电子学与计算机x
条 记 录,以下是1-10
视图:
排序:
一种新颖的抗辐射加固SR锁存器设计被引量:6
《微电子学与计算机》2017年第9期136-140,共5页苏霖 王佳 高武 郑然 魏晓敏 胡永才 
国家自然科学基金(11575144;61504108)
为了设计出抗辐射加固的DC-DC开关电源振荡器,其中SR锁存器的抗辐射性能至关重要,提出了一种新颖的抗辐射加固SR锁存器电路.该抗辐射加固SR锁存器基于空间冗余设计的思想,已经在标准商用2P5M0.25μm工艺下设计和验证,电路版图面积为130...
关键词:振荡器 SR锁存器 辐射加固 三模冗余 
应用于14bit低功耗流水线ADC的sub-ADC电路设计
《微电子学与计算机》2017年第1期132-135,140,共5页陈忠学 何全 章国豪 
国家自然科学基金面上项目(61574049);广东省应用型科技研发专项(2015B010127015);广东省引进领军人才项目(400130002)
基于SMIC 0.18μm标准CMOS工艺,设计了一种应用于14bit、100 MHz采样频率低功耗流水线ADC的1.5位sub-ADC单元电路.sub-ADC主要包括核心模块比较器电路和编码单元电路.采用由前置放大器和锁存器构成的动态锁存比较器,来实现较高的速率....
关键词:流水线ADC 低功耗 sub-ADC 动态锁存比较器 前置放大器共享 
应用于CMOS图像传感器的Pipelined SAR模数转换器设计被引量:1
《微电子学与计算机》2016年第11期64-68,共5页李臻 李冬梅 
国家自然科学基金项目(61171001);深圳市知识创新计划项目(JCYJ20140419122040609)
设计实现一种应用于CMOS图像传感器的10bit模数转换器(ADC),采用基于逐次逼近的新型流水线结构(Pipelined SAR ADC).提出了一种优化选取其中高精度倍增数模转换器(MDAC)和单位电容值的解析方法.通过采用第一级高精度、半增益MDAC和动态...
关键词:逐次逼近 流水线模数转换器 半增益MDAC 动态锁存比较器 低功耗 小面积 
一种基于40nm CMOS工艺12位60 MHz流水线模数转换器被引量:1
《微电子学与计算机》2016年第11期54-59,共6页谢灿 魏子辉 黄水龙 
国家科技重大专项(02)项目(2014ZX02302002)
采用带采样/保持电路,由10级1.5位每级级电路和最后一级为2位flash ADC组成的流水线结构,设计了一种12位60MHz高性能流水线模数转换器.在设计中采用栅压自举开关降低非线性,采用带增益自举的折叠式共源共栅输入级和AB类输出级的运放,采...
关键词:流水线模数转换器 高性能 采样/保持电路 栅压自举开关 动态锁存比较器 
考虑工艺偏差的容软错误锁存器设计
《微电子学与计算机》2015年第6期15-21,共7页黄正峰 申思远 王志 
国家自然科学基金(61106038;61274036;61371025;61474036);博士点基金(20110111120012);合肥工业大学科学研究发展基金(2013HGXJ0197)
随着集成电路工艺尺寸的不断降低,CMOS电路越来越容易受到单粒子效应的影响并产生软错误.为了降低电路软错误率,提出一种高可靠的容软错误锁存器.该锁存器采用分离反相器P、N管栅极的方法构建内部冗余存储节点使其对SEU完全免疫,并且进...
关键词:锁存器 软错误 单粒子效应 工艺偏差 
一种高速宽带连续时间Delta-Sigma调制器设计被引量:1
《微电子学与计算机》2014年第12期93-97,共5页王轶彬 韩晨曦 李冬梅 
国家自然科学基金项目(61171001);国家高技术研究发展计划(2012AA012301)
利用MATLAB SIMULINK工具设计了一款高速连续时间Delta-Sigma调制器.该调制器采用单环3阶4位量化带前馈结构,设计指标为14位精度、2MHz信号带宽.通过对积分器运放有限直流增益(DC gain)、积分器运放有限增益带宽积(GBW)、额外环路延时(E...
关键词:SIMULINK 连续时间Delta-Sigma调制器 动态原件匹配 动态锁存比较器 ELD补偿 
高稳定性灵敏放大器的电路设计
《微电子学与计算机》2014年第11期148-151,共4页李鑫 钟汇才 
随着半导体工艺节点进入微纳尺度,微弱的位线电流和较大的器件参数偏差成为制约读取电路速度和良率的主要因素,由此提出了基于电流采样技术的灵敏放大器,能够在器件参数失配较为严重、位线电流很小的场合下快速稳定的工作.在Silterra 0...
关键词:参数失配 锁存 电流采样 灵敏放大器 
一种新颖高效抗SEU/SET锁存器设计被引量:4
《微电子学与计算机》2014年第7期27-31,36,共6页梁华国 王旭明 黄正峰 
国家自然科学基金项目(61274036;61106038;61106020);博士点基金(20110111120012)
随着工艺技术的发展,集成电路对单粒子效应的敏感性不断增加,因而设计容忍单粒子效应的加固电路日益重要.提出了一种新颖的针对单粒子效应的加固锁存器设计,可以有效地缓解单粒子效应对于电路芯片的影响.该锁存器基于DICE和C单元的混合...
关键词:单粒子翻转 单粒子瞬态 锁存器 软错误 双模冗余 
MOS电流模逻辑分频器设计被引量:4
《微电子学与计算机》2012年第10期157-160,165,共5页梁蓓 马奎 傅兴华 
贵州省重点实验室建设项目计划([2010]4006)
用参数已经优化的MCML(MOS电流模逻辑)电路设计了锁存器,对锁存器的功耗及延迟进行了仿真分析;基于该锁存器分别设计了一个二分频和四分频电路,二分频电路的最高工作频率达到7.7GHz.四分频电路采用两个二分频电路直接级联,由于无缓冲连...
关键词:MCML 锁存器 分频器 源耦合逻辑 
基于0.18μm SiGe BiCMOS工艺的高速比较器分析与设计
《微电子学与计算机》2012年第7期51-54,共4页陈天佐 吴玉平 陈岚 
基于预放大正反馈锁存比较理论,给出了一种8bit 8Gs/s高速比较器的设计.该比较器采用预放大器结构以提高分辨率、加快比较过程,采用主从锁存器降低亚稳态发生概率,采用输出缓冲器改善输出波形、提供测试接口;在HHNEC 0.18μm SiGe BiCMO...
关键词:锗硅 高速比较器 主从锁存器 精度 
检索报告 对象比较 聚类工具 使用帮助 返回顶部