混频器

作品数:1092被引量:947H指数:11
导出分析报告
相关领域:电子电信更多>>
相关作者:吴建辉陈超李红张波吴培亨更多>>
相关机构:电子科技大学东南大学高通股份有限公司中国科学院更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划中央高校基本科研业务费专项资金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=固体电子学研究与进展x
条 记 录,以下是1-10
视图:
排序:
基于太赫兹单片集成电路的560 GHz次谐波混频器设计
《固体电子学研究与进展》2024年第5期390-395,共6页张宜明 张勇 牛斌 代鲲鹏 张凯 陈堂胜 
固态微波器件与电路全国重点实验室基金开放课题项目(61428032204)。
基于太赫兹单片集成技术,设计并加工了一款560 GHz次谐波混频器。建立了二极管的三维电磁模型进行全波仿真,并结合二极管SPICE参数模型,获得了包括寄生参数和本征参数的二极管完整模型。基于半分部−半整体设计法对电路进行了仿真优化,...
关键词:太赫兹单片集成电路 次谐波混频器 肖特基势垒二极管 
星载220 GHz分谐波混频器设计
《固体电子学研究与进展》2024年第1期24-28,共5页丁成 魏星 施永荣 
国家自然科学基金(62371229)。
为满足星载辐射计系统应用,提出了一款220 GHz次谐波混频器。基于平面GaAs肖特基二极管3D电磁模型,混频器电路和结构优化设计采用HFSS和ADS联合仿真实现。通过在50μm厚的石英基板上倒装反向并联二极管对以及采用纳米银胶将基板粘接在...
关键词:太赫兹 反向并联二极管对 分谐波混频器 肖特基二极管 
一种基于并行结构的高速ASIC正交混频器设计被引量:2
《固体电子学研究与进展》2020年第6期445-450,共6页任凤霞 邵杰 万书芹 
国家自然科学基金资助项目(61704161)。
设计了最高采样率为1 GHz的ASIC数字正交混频器。基于正交混频的基本原理,优化了正交混频的算法,优化后的算法节省了硬件资源。为了达到最高采样率的要求,提出了并行结构的电路实现方法。采用MATLAB对正交混频算法进行定点误差分析和频...
关键词:高速ASIC 正交混频 MATLAB 优化算法 硬件设计 
基于取样鉴相器的谐波混频低相噪PDRO设计
《固体电子学研究与进展》2016年第4期279-283,共5页张君直 陈产源 
基于取样鉴相器设计了一款低相位噪声的谐波混频锁相介质振荡器(HMPDRO)。利用取样鉴相器中的阶跃二极管和肖特基混频二极管并联结构构建了谐波混频器。采用陶瓷介质振荡器(DRO)来保证载波较低的远端相位噪声。该电路在载波14.01GHz相...
关键词:锁相介质振荡器 谐波混频器 低相位噪声 
用于数字相控阵雷达收发组件的0.7~4.0GHz SOI CMOS有源下混频器
《固体电子学研究与进展》2015年第2期145-149,160,共6页陈亮 陈新宇 张有涛 杨磊 
基于0.18μm SOI CMOS工艺设计了一款用于数字相控阵雷达的宽带有源下混频器。该混频器集成了射频、本振放大器、Gilbert混频电路、中频放大器以及ESD保护电路。该芯片可以直接差分输出,亦可经过片外balun合成单端信号后输出。射频和本...
关键词:绝缘体硅互补型金属氧化物半导体 有源混频器 宽带 
一种小型化混合环及基于它的混频器设计被引量:3
《固体电子学研究与进展》2015年第1期62-66,共5页冯薪宇 丁玉宁 
提出一种小型化混合环,它只有0.9倍中心频率导引波长,相比经典1.5波长混合环,电路面积有所减少。介绍了混合环的理论推导,并对比经典1.5波长混合环与0.9波长混合环的仿真结果,得到比较理想的结果。同时以0.9波长混合环为基础构建单平衡...
关键词:混合环 单平衡 混频器 小型化 
基于新型超宽带平面巴伦的双平衡混频器被引量:2
《固体电子学研究与进展》2013年第6期547-550,共4页高永振 唐宗熙 
首次基于新型超宽带平面巴伦,设计了工作于超宽带(3.1~10.6GHz)频段的二极管双平衡混频器。微带到槽线过渡巴伦具有高通性质,可以阻断直流和中频分量,而微带到共面带线(CPS)过渡巴伦可以提供中频和直流回路,二者与交叉二极管对一起构成...
关键词:平面巴伦 超宽带 双平衡混频器 
一种电流注入式零中频正交混频器被引量:5
《固体电子学研究与进展》2012年第3期281-285,共5页谷江 毛陆虹 门春雷 
863计划重大项目(2008AA04A102);国家自然科学基金资助项目(61072010)
设计了一种用于900MHz RFID阅读器的零中频正交下变频混频器,该混频器采用共跨导级正交结构,并利用电流注入技术减小噪声,在UMC0.18μmCMOS工艺下实现。整个芯片分为三部分,混频器、带隙基准以及缓冲器,总面积为1.1mm2。混频器在1.8V电...
关键词:下变频混频器 射频识别阅读器 正交 电流注入 零中频 
C波段锁相变频器模块
《固体电子学研究与进展》2012年第3期290-293,共4页陈产源 钱兴成 葛培虎 
设计了一种采用锁相环技术的C波段变频器模块,其原理是输入的信号与压控振荡器(VCO)信号相混频,产生两个信号频率差的信号,这个信号与差频信号IF进行鉴频鉴相,产生的误差信号经环路滤波送入压控振荡器(VCO)的调谐端完成锁相,这时压控振...
关键词:锁相环 混频器 差频信号 
应用于GSM/EDGE零中频接收机的CMOS射频前端
《固体电子学研究与进展》2011年第3期251-256,共6页熊斯 黄煜梅 洪志良 
国家高技术研究发展计划资助项目(2009AA011605)
介绍了一个零中频接收机CMOS射频前端,适用于双带(900 MHz/1 800 MHz)GSM/EDGE系统。射频前端由两个独立的低噪声放大器和正交混频器组成,并且为了降低闪烁噪声采用了电流模式无源混频器。该电路采用0.13μm CMOS工艺流片,芯片面积为0.9...
关键词:全球移动通讯系统 射频前端 低噪声放大器 混频器 
检索报告 对象比较 聚类工具 使用帮助 返回顶部