VERILOG_HDL

作品数:231被引量:451H指数:9
导出分析报告
相关领域:电子电信更多>>
相关作者:乔东海鲁法明陈达曾庆田王翀更多>>
相关机构:电子科技大学西安电子科技大学大连理工大学吉林大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家科技重大专项国家级大学生创新创业训练计划更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=现代电子技术x
条 记 录,以下是1-10
视图:
排序:
基于FPGA的多功能FIR数字滤波器设计被引量:4
《现代电子技术》2023年第18期38-42,共5页王媛 金磊 曾富华 
现代测控通信系统为航天器传输的测控信号模式多样、特性复杂。针对传统数字滤波器无法满足滤波特性多变的问题,设计一种基于FPGA的多功能FIR数字滤波器。根据任务需求选择满足性能指标的窗函数、频率响应特性、滤波带宽等控制命令,调用...
关键词:FIR数字滤波器 多功能滤波器 FPGA 窗函数 频率响应特性 对称结构 Verilog HDL 
基于FPGA的DDR3 SDRAM控制器设计被引量:9
《现代电子技术》2022年第22期68-74,共7页黄姣英 赵如豪 王琪 高成 
存储器控制器技术研究对于大幅降低处理器访问存储器带来的时间延迟、缓解“存储墙”问题有着十分重要的意义,常规的依赖MIG IP核设计的存储器控制器难以进行访存延迟的测试。文中选取MT41K128M16JT型号DDR3 SDRAM,基于FPGA设计DDR3 SD...
关键词:控制器设计 DDR3 SDRAM 访存延迟 仿真测试 FPGA Verilog HDL 
一种SDRAM控制器的设计电路被引量:2
《现代电子技术》2022年第4期35-38,共4页黄海生 党成 李鑫 叶小艳 
国家自然科学基金项目(61661049)。
针对以太网映射器芯片中以太网链路和HDLC链路之间存在不同速率数据链路通信的相互转换问题,文中提出一种SDRAM控制器的设计方案并采用Verilog HDL来实现。在该设计电路中,仲裁器处理以太网链路和HDLC链路与SDRAM之间的数据传送请求,以...
关键词:以太网映射器 链路通信 SDRAM控制器 Verilog HDL 约定信息速率 双缓存 以太网数据 吞吐量差异 
基于FPGA的智能交通信号灯的设计被引量:3
《现代电子技术》2021年第16期179-182,共4页黄明霞 许泽恩 李如仁 张海强 
国家自然科学基金项目(51774204);辽宁省高等学校基本科研项目(LJZ2017042)。
为了提高城市交叉口车辆的通行效率、缓解交通堵塞,解决交叉口在车流量相差很大时产生空等待的问题,文中提出一种基于FPGA的智能交通信号灯设计方法。以两相位十字交叉口为例,用Verilog HDL硬件描述语言在QuartusⅡ开发环境中由自顶向...
关键词:智能交通灯 FPGA Verilog HDL 模块编程 交通控制 功能仿真 
基于Verilog HDL的FIR数字滤波器的优化设计与仿真被引量:4
《现代电子技术》2014年第7期154-156,共3页李玉学 白忠臣 秦水介 
烤烟房无线监控系统研究与设计(黔科合GY字[2010]3056);蛋白质芯片研发及工业化样机研制(黔科合SZ字[2011]3139)
对FIR数字滤波器基于Verilog HDL的实现进行了研究,在分布式算法的基础上进行了改进,设计了32阶常系数FIR滤波器。用Verilog硬件描述语言进行数字逻辑设计,使用Synopsys VCS作为仿真工具对设计进行仿真和验证,在Synopsys公司的Design Co...
关键词:VERILOGHDL FIR滤波器 分布式算法 数字集成电路 
基于Verilog HDL数字电位器ADN2850的串口控制被引量:3
《现代电子技术》2009年第8期122-124,共3页陈厚来 吴志明 罗凤武 
数字电位器由于可调精度高,更稳定,定位更准确,操作更方便,数据可长期保存和随时刷新等优点,在某些场合具有模拟电位器不可比拟的优势。论述对数字电位器ADN2850的一种方便的控制方法,通过计算机上的串口直接对ADN2850进行写入和控制。...
关键词:数字电位器 SPI ADN2850串口 VERILOG HDL 
基于Verilog HDL的DDS设计与仿真被引量:6
《现代电子技术》2008年第20期15-17,共3页李春剑 吉望西 刘达伦 
原子干涉重力测量仪的研制(PT0611-2)
详细阐述利用QuartusⅡ实现DDS(直接数字频率合成器)模块的方法和步骤。首先分析DDS的设计原理,并对其进行系统建模,利用Verilog HDL实现设计并在开发环境下进行功能仿真,选用现场可编程器件FPGA作为目标器件,得到可以重构的IP核,其可...
关键词:直接数字频率合成器 现场可编程门阵列 VERILOG HDL Quartus  IP核 
基于Verilog HDL双向端口的设计与实现被引量:1
《现代电子技术》2006年第14期73-75,共3页李雪梅 路而红 
学院信息安全重点实验室基金项目
在数字系统的FPGA设计中经常用到双向端口,即同时具有输入/输出功能的端口,而Verilog HDL描述的双向端口在某些情况下不能被直接赋值使用。介绍了基于Verilog HDL双向端口的三种实现方法:使用“assign”语句、元件例化(module instantia...
关键词:VERILOG HDL 双向端口 仿真 
Verilog HDL中阻塞与非阻塞过程赋值的区别与应用
《现代电子技术》2005年第18期99-101,共3页王宗宝 梁齐 
阻塞与非阻塞过程赋值在Verilog语言中是最容易混淆的两种结构,正确理解两者在仿真和综合中的区别是很困难的。阻塞与非阻塞过程赋值的误用不仅在仿真时会产生一些逻辑错误,而且会造成仿真与综合的不一致,更为严重的是往往这种错误不易...
关键词:VERILOG HDL 阻塞式过程赋值 非阻塞式过程赋值 有限状态机 
基于Verilog HDL设计的交通灯控制系统被引量:4
《现代电子技术》2005年第8期103-104,107,共3页何峰 
Verilog HDL 作为一种规范的硬件描述语言,被广泛应用于电路的设计中。他的设计描述可被不同的工具所支持,可用不同器件来实现。利用Verilog HDL 语言自顶向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬...
关键词:VERILOG HDL 硬件描述语言 状态 FPGA 
检索报告 对象比较 聚类工具 使用帮助 返回顶部