刘凌志

作品数:10被引量:24H指数:3
导出分析报告
供职机构:上海交通大学电子信息与电气工程学院芯片与系统研究中心更多>>
发文主题:集成电路MPEG-4串扰IC专用集成电路更多>>
发文领域:电子电信电气工程更多>>
发文期刊:《高技术通讯》《上海交通大学学报》《微电子学》《集成电路应用》更多>>
所获基金:国家高技术研究发展计划更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种并行结构的H.264帧内预测器被引量:9
《上海交通大学学报》2006年第1期54-58,共5页刘凌志 路奇 戎蒙恬 郑世宝 
提出了一种基于可重构设计的并行结构的H.264帧内预测器.在分析17种帧内预测值求解算法的基础上,利用其运算上的相似性,将所有运算单元集中到一个运算单元中.该运算单元可根据预测模式的不同对输入的数据安排相应的运算模块及数据通路,...
关键词:帧内预测器 H.264 可重构 并行结构 
基于SoC平台设计的H.264/AVC CAVLC解码器被引量:5
《电视技术》2005年第4期29-32,共4页路奇 方向忠 刘凌志 
国家"863"高技术研究发展计划资助项目:"高清晰度电视SoC平台"(2003AA1Z1070)
提出了一种基于SoC平台的CAVLC解码器。在尽量减少时钟消耗的前提下,此解码器可以解码每个变换块中变换系数的熵编码码流,并将结果按照块扫描顺序并行输出。通过在XILINX的ISE6.0FPGA开发软件下仿真及分析表明,在120MHz时钟时可以满足10...
关键词:H.264/AVC 变长编码 解码器 
一种并行结构的二维正/逆整数变换处理器被引量:3
《上海交通大学学报》2004年第12期2048-2051,共4页刘凌志 戎蒙恬 姜黎 
国家高技术研究发展计划(863)项目(2003AA1Z1070)
提出了一种适用于MPEG-4AVC/H.264压缩编码标准的二维正/逆整数变换处理器.利用正/逆变换的相似性和对称性实现高度并行结构,采用一维正/逆变换单元复用的方式来实现二维正/逆变换,用并行寄存器组实现矩阵转置运算.在0.35μm工艺下,其...
关键词:MPEG-4 视频编码 正整数变换 逆整数变换 并行结构 
一种新型快速纠二错BCH码译码器的设计被引量:2
《计算机工程》2004年第22期178-180,共3页刘凌志 戎蒙恬 罗伟毅 
对一种占用硬件资源最少的码长为n=2m-1的纠二错二进制BCH码译码器电路进行了改进,使其能用于信道的连续译码,并对算法中的关键点 S_3 ( x ) 查找表的实现提出一种新的简单方法。
关键词:译码器 设计 BCH码 循环码 译码算法 设计 
MPEG-4形状编码的系统设计及实现被引量:1
《高技术通讯》2004年第6期19-22,共4页刘凌志 龚书 戎蒙恬 
MPEG-4中的形状编码是用于支持其基于对象操作最大特性的最为关键的技术。本文提出了一种快速合理的能够满足MPEG-4实时处理的系统结构并可以在23.5NHz的速度下实现MPEG-4CPL2的实时视频编码。
关键词:MPEG-4 形状编码 运动估计 内容 算术编码 延迟缓冲线 BAB 数据流 
基于二维多相位内插器的视频格式转换方法及其IC实现
《集成电路应用》2004年第1期45-47,共3页杨宇红 刘凌志 曾志杰 王丹 周骥伟 龚书 赵云杰 郑世宝 
1 引言电视信号依据其扫描参数、幅型比及分辨率、存在多种视频图像格式另一方面,显示器件的类型也多种多样,除了传统的CRT扫描电视显示器外,出现了大量的诸如PDP、LCD、DLP及LCOS等数字平板或投影显示器,它们各自都有特有的最佳显示格...
关键词:二维多相位内插器 视频格式转换 电视信号 集成电路 VTP-IHD1801A 
一种基于最小面积考虑的RSA公开密钥算法ASIC被引量:2
《微电子学》2003年第5期373-376,共4页刘凌志 龚书 戎蒙恬 
国家"863"高技术研究发展计划资助(20011AA141040)
 在基于面积最优化的考虑下,对RSA加解密算法进行了分析,对大整数的指数和求模运算进行了分解,并对最大数据长度为256位的RSA算法进行了版图设计。经仿真模拟测试,该芯片功能符合RSA公开密钥算法的要求。与其它实现RSA公开密钥算法的...
关键词:公开密钥算法 RSA 有限状态机 专用集成电路 ASIC 加解密算法 
一种新的集成电路互连线串扰模型和估计公式被引量:1
《电子与信息学报》2003年第4期543-550,共8页赵骏 刘凌志 戎蒙恬 毛军发 
863国家高技术研究发展计划(863-SOC-Y-3-3-2)资助
建立了一个考虑分布电阻、分布电容的互连线混П模型.在这个模型的基础上,分析了终端在最坏条件下的串扰响应,并推导出了三阶S域系数的精确表达式。最终,获得了一个新的互连线串扰响应的估计公式.通过与SPICE模拟的结果相比较,该文的模...
关键词:集成电路 电感效应 串扰 互连线时延模型 S域信号响应 性能驱动 布局规划 估计公式 
高性能IC版图综合中的互连线时延估计模型
《微电子学》2003年第1期5-8,共4页周骥伟 戎世怡 刘凌志 戎蒙恬 
863"高技术研究发展计划资助项目(863-SOC-Y-3-3-2)
 提出了一组适用于高层综合并考虑各种优化技术的互连时延估计模型,包括最优线宽设计(OWS)、缓冲插入和线宽设计(BIWS)。同Spice给出的模拟结果相比,它们能够给出准确的估计。该模型的时间的阶为一常量。因此,这些简单、快速、准确的...
关键词:集成电路 互连线 时延估计 版图综合 IC版图 线宽设计 缓冲插入 
VLSI设计规划中互连串扰的峰值估计被引量:1
《微电子学》2002年第6期409-411,415,共4页翁健杰 刘凌志 戎蒙恬 毛军发 
国家"八六三"高技术研究发展计划资助项目(863-SOC-Y-3-3-2)
 提出了一组新的基于RLC模型的VLSI互连串扰峰值估计公式。根据高速VLSI互连特性建立了混πRLC模型,推导出分量匹配法3阶系数的精确表达式,得到了只与R、L、C分布参数有关的互连线串扰峰值估计公式。计算实验表明,该公式与SPICE仿真结...
关键词:VLSI 互连 串扰 RLC电路模型 分量匹配法 
检索报告 对象比较 聚类工具 使用帮助 返回顶部