国防科技重点实验室基金(51433020105DZ6802)

作品数:14被引量:26H指数:3
导出分析报告
相关作者:于宗光须自明刘战王国章高宁更多>>
相关机构:江南大学中国电子科技集团第五十八研究所中国电子科技集团公司清华大学更多>>
相关期刊:《微电子学》《半导体技术》《电子器件》《电子与封装》更多>>
相关主题:SRAM静态存储器FPGA内建自测试MARCH更多>>
相关领域:电子电信自动化与计算机技术更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种用于10位50MS/s流水线ADC的MDAC被引量:3
《微电子学》2008年第2期236-240,共5页陈珍海 袁俊 郭良权 
国防科技重点实验室基金资助项目(51433020105DZ6802)
利用运放共享技术,设计了一种用于10位50 MS/s流水线ADC的增益D/A转换器(MDAC)。采用SMIC 0.25μm 1P5M标准数字CMOS工艺,整个MDAC模块的版图面积为0.064 mm2。仿真结果表明,在50 MHz采样率下、输入信号为2 MHz(1.5 V振幅)正弦波时,整...
关键词:流水线A/D转换器 增益D/A转换器 运算放大器共享 
FPGA时钟分配网络设计技术被引量:3
《微计算机信息》2008年第2期188-190,共3页张惠国 于宗光 
电子元器件可靠性物理及其应用技术国防科技重点实验室基金(51433020105DZ6802)
本文阐述了用于FPGA的可优化时钟分配网络功耗与面积的时钟布线结构模型。并在时钟分配网络中引入数字延迟锁相环减少时钟偏差,探讨了FPGA时钟网络中锁相环的实现方案。
关键词:FPGA 时钟分配网络 锁相环 
一种双采样10位50MS/s采样保持电路的设计
《微电子学》2008年第1期116-119,共4页陈珍海 郭良权 
国防科技重点实验室基金资助项目(51433020105DZ6802)
介绍了一种可以进行双采样的10位50 MS/s采样保持电路。该电路采用SMIC 0.25μm标准数字CMOS工艺进行设计。基于BSIM3V3 Spice模型,采用Hspice对整个电路进行了仿真。结果表明,电路在工作于50 MS/s、输入信号频率为25 MHz时,输出信号的S...
关键词:双采样 运算放大器共享技术 采样保持电路 模拟/数字转换器 
应变硅pMOS晶体管沟道应变的有限元研究被引量:2
《微电子学》2007年第6期815-818,共4页胥传金 顾晓峰 于宗光 
国防科技重点实验室基金资助项目(51433020105DZ6802)
通过有限元方法,研究了一种采用SiGe源漏结构的pMOS晶体管中硅沟道的应变及其分布情况,模拟计算结果与利用会聚束电子衍射方法测量得到的数据能够较好地吻合,验证了模拟模型及方法的正确性。结果表明:提高源漏SiGe中的Ge组分、减小源漏...
关键词:有限元 应变硅 应变 锗硅 PMOS 
32位高速浮点乘法器优化设计被引量:2
《半导体技术》2007年第10期871-874,共4页周德金 孙锋 于宗光 
国防科技重点实验室基金资助项目(51433020105DZ6802)
设计了一种用于频率为200 MHz的32位浮点数字信号处理器(DSP)中的高速乘法器。采用修正Booth算法与Wallace压缩树结合结构完成Carry Sum形式的部分积压缩,再由超前进位加法器求得乘积。对乘法器中的4-2压缩器进行了优化设计,压缩单元完...
关键词:浮点乘法器 BOOTH编码 4-2压缩器 超前进位加法器 
用于SOC测试的一种有效的BIST方法
《电子器件》2007年第4期1152-1154,共3页须自明 刘战 王国章 于宗光 
电子元器件可靠性物理及其应用技术国防科技重点实验室基金资助(51433020105DZ6802)
为了提高SOC芯片的可测性和可靠性,我们提出了一种SOC测试的BIST技术的实现方案.针对某所自行研制的数字模拟混合信号SOC芯片,我们使用了不同的可测性技术.比如对模拟模块使用改进的BIST方法,对嵌入式存储器使用了MBIST技术.一系列的测...
关键词:SYSTEM-ON-A-CHIP BIST 
一种测试SRAM失效的新型March算法被引量:2
《微电子学》2007年第3期330-333,共4页须自明 王国章 刘战 于宗光 
电子元器件可靠性物理及其应用技术国防科技重点实验室基金资助项目(51433020105DZ6802)
随着工艺偏差的日益增加,新的失效机制也在亚100 nm工艺的CMOS电路里出现了,特别是SRAM单元。SRAM单元的故障由晶体管阈值电压Vt差异引起,而Vt差异又是由工艺偏差造成的。对于这类SRAM失效机制,需要把它映射成逻辑故障模型,并为检测出...
关键词:失效机制 March测试序列 工艺偏差 SRAM 
基于快速MVR-CORDIC算法的格型IIR滤波器
《电子与封装》2007年第5期29-32,共4页侯卫华 张玲 刘明峰 于宗光 
电子元器件可靠性物理及其应用技术国防科技重点实验室基金资助项目(51433020105DZ6802)
文章提出一种基于MVR-CORDIC算法的格型IIR滤波器结构。采用MVR-CORDIC算法来改进格型IIR滤波器结构中的Givens旋转模块,使改进的滤波器在SQNR性能不变的情况下,比采用常规CORDIC算法的格型IIR滤波器节省约70%的面积,速度提高60%左右,...
关键词:格型滤波器 IIR滤波器 MVR—CORDIC Givens旋转 
基于改进4-2压缩结构的32位浮点乘法器设计被引量:2
《微计算机信息》2007年第03X期224-225,199,共3页邵磊 李昆 张树丹 于宗光 徐睿 
电子元器件可靠性物理及其应用技术国防科技重点实验室基金资助(51433020105DZ6802)
本文介绍一种用于高性能DSP的32位浮点乘法器设计,通过采用改进Booth编码的树状4-2压缩器结构,提高了速度,降低了功耗,该乘法器结构规则且适合于VLSI实现,单个周期内完成一次24位整数乘或者32位浮点乘。整个设计采用Verilog HDL语言结...
关键词:乘法器 4—2压缩器 浮点 
基于March C-算法的SRAM BIST电路的设计被引量:11
《半导体技术》2007年第3期245-247,共3页须自明 苏彦鹏 于宗光 
电子元器件可靠性物理及其应用技术国防科技重点实验室资助项目(51433020105DZ6802)
针对某SOC中嵌入的8K SRAM模块,讨论了基于March C-算法的BIST电路的设计。根据SRAM的故障模型和测试算法的故障覆盖率,研究了测试算法的选择、数据背景的产生,并完成了基于March C-算法的BIST电路的设计。实验证明,该算法的BIST实现能...
关键词:静态存储器 MARCH C-算法 内建自测试 
检索报告 对象比较 聚类工具 使用帮助 返回顶部